FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results - Publication - Bridge of Knowledge

Search

FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results

Abstract

W pracy opisano realizację sprzętową konwertera z systemu resztowego do systemu binarnego. Konwerter jest oparty na nowej formie chińskiego twierdzenia o resztach CRT II. Teoretyczne aspekty takiej konwersji przedstawiono w części I. Implementację konwertera wykonano w środowisku Xilinx FPGA. Zaprezentowano ogólną architekturę konwertera, a także opisano realizację wybranych bloków. Podano ilość koniecznych zasobów sprzętowych i osiągalny okres próbkowania. Konwerter zrealizowano dla bazy systemu resztowego składającej się z 8 modułów 5-bitowych.

Cite as

Full text

full text is not available in portal

Keywords

Details

Category:
Conference activity
Type:
publikacja w wydawnictwie zbiorowym recenzowanym (także w materiałach konferencyjnych)
Published in:
Poznan University of Technology Academic Journals. Electrical Engineering no. 71, pages 139 - 147,
ISSN: 1897-0737
Title of issue:
Zastosowanie Komputerów w Elektrotechnice'2012, ZKwE'2012Poznan University of Technology Academic Journals, Electrical Engineering strony 139 - 147
Language:
English
Publication year:
2012
Bibliographic description:
Zenon U., Czyżak M., Smyk R.: FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results// Zastosowanie Komputerów w Elektrotechnice'2012, ZKwE'2012Poznan University of Technology Academic Journals, Electrical Engineering/ Poznań: Poznan University of Technology, 2012, s.139-147
Verified by:
Gdańsk University of Technology

seen 94 times

Recommended for you

Meta Tags