Evolutionary optimization of combinational digital circuits with current-mode gates with respect to transistor count
Abstract
W artykule przedstawiono metodę ewolucyjnej minimalizacji liczby tranzystorów w cyfrowym układzie kombinacyjnym, zrealizownaym z wykorzystaniem bramek pracujących w trybie prądowym. W zastosowanym algorytmie ewolucyjnym zastosowano chromosomy o budowie wielowarstwowej, przez co zwiększono wydajność optymalizacji. Wyniki otrzymane z wykorzystaniem proponowanej metody zostały porównane z rezultatami osiągniętymi za pomocą map Karnough oraz metod minimalizacji funkcji logicznych wykorzystywanych w algebrze bramek pracujących w trybie prądowym. W większości przypadków zaproponowana metoda zapewnia lepsze wyniki.
Authors (3)
Cite as
Full text
full text is not available in portal
Keywords
Details
- Category:
- Articles
- Type:
- artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
- Language:
- English
- Publication year:
- 2006
- Bibliographic description:
- Słowik A., Białko M., Maslennikow O.: Evolutionary optimization of combinational digital circuits with current-mode gates with respect to transistor count// International Journal of Information Technology and Intelligent Computing (IT&IC). -Vol. 1., nr. nr. 1 (2006), s.125-134
- Verified by:
- Gdańsk University of Technology
seen 67 times
Recommended for you
Układy cyfrowe zbudowane w oparciu o bramki prądowe: stan obecny i zastosowania.
- M. Białko,
- O. Maslennikow,
- N. Maslennikowa
- + 1 authors
Noise modeling of static CMOS gates for low-noise circuit synthesis
- G. Blakiewicz,
- M. Chrzanowska-Jeske