Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis.
Abstract
W pracy przedstawiono adaptacyjny algorytm ewolucyjny zastosowany do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania pobieranej przez nie mocy. Prowadzi to do redukcji szczytowej i średniej temperatury układu scalonego. Dzięki temu uzyskuje się wzrost niezawodności projektowanych układów scalonych.
Authors (2)
Cite as
Full text
full text is not available in portal
Keywords
Details
- Category:
- Articles
- Type:
- artykuł w czasopiśmie z listy filadelfijskiej
- Published in:
-
MICROELECTRONICS JOURNAL
no. 34,
pages 1167 - 1174,
ISSN: 0026-2692 - Language:
- English
- Publication year:
- 2003
- Bibliographic description:
- Kozieł S., Szcześniak W.: Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis. // MICROELECTRONICS JOURNAL. -Vol. 34., (2003), s.1167-1174
- Verified by:
- Gdańsk University of Technology
seen 102 times