Search results for: buzet opoznienia - Bridge of Knowledge

Search

Search results for: buzet opoznienia

Filters

total: 117
filtered: 8

Search results for: buzet opoznienia

  • Budżet państwa / Budżety domowe

    e-Learning Courses
    • M. Potrykus

  • Budżet państwa i budżety domowe (2023)

    e-Learning Courses
    • M. Jastrzębska

  • 22/23 Budżet państwa i budżety domowe

    e-Learning Courses
    • E. Mazurek-Krasodomska
    • M. Jastrzębska

  • 22/23 Budżet państwa i budżety domowe - N

    e-Learning Courses
    • E. Mazurek-Krasodomska

  • Języki projektowania HDL 2023/24

    e-Learning Courses
    • M. Wójcikowski

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Języki projektowania HDL 2022/23

    e-Learning Courses
    • M. Wójcikowski

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Języki projektowania HDL 2021/22

    e-Learning Courses
    • M. Wójcikowski

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Języki projektowania HDL-stary!

    e-Learning Courses
    • M. Wójcikowski
    • A. Bekasiewicz

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....