Unity-Gain Zero-Offset CMOS Buffer with Improved Feedforward Path - Publikacja - MOST Wiedzy

Wyszukiwarka

Unity-Gain Zero-Offset CMOS Buffer with Improved Feedforward Path

Abstrakt

A voltage unity-gain zero-offset CMOS amplifier with reduced gain error and increased PSRR (power supply rejection ratio) is proposed. The amplifier uses two feed mechanisms, negative feedback and supporting positive feedforward, to achieve low deviation from unit gain over the entire input range. The circuit, designed in a standard 180-nanometer 1.8-voltage CMOS process, is compared with two known buffers of similar topology, also designed in the same process. Simulations show that, with the same supply (1.8 V), power (1.2 mW), load (12 pF), bandwidth (50 MHz), and similar area (600 m2), the proposed buffer achieves the lowest gain error (0.3%) and the highest PSRR (72 dB).

Cytowania

  • 1

    CrossRef

  • 0

    Web of Science

  • 1

    Scopus

Cytuj jako

Słowa kluczowe

Informacje szczegółowe

Kategoria:
Publikacja w czasopiśmie
Typ:
artykuły w czasopismach
Opublikowano w:
Electronics nr 10,
ISSN: 2079-9292
Język:
angielski
Rok wydania:
2021
Opis bibliograficzny:
Jendernalik W., Jakusz J., Piotrowski R. P., Blakiewicz G., Szczepański S.: Unity-Gain Zero-Offset CMOS Buffer with Improved Feedforward Path// Electronics -Vol. 10,iss. 14 (2021), s.1613-
DOI:
Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.3390/electronics10141613
Źródła finansowania:
Weryfikacja:
Politechnika Gdańska

wyświetlono 130 razy

Publikacje, które mogą cię zainteresować

Meta Tagi