Abstrakt
An analogue median filter, realised in a 0.35 μm CMOS technology, is presented in this paper. The key advantages of the filter are: high speed of image processing (50 frames per second), low-power operation (below 1.25 mW under 3.3 V supply) and relatively high accuracy of signal processing. The presented filter is a part of an integrated circuit for image processing (a vision chip), containing: a photo-sensor matrix, a set of analogue pre-processors, and interface circuits. The analysis of the main parameters of the considered median filter is presented. The discussion of important limitations in the operation of the filter due to the restrictions imposed by CMOS technology is also presented.
Cytowania
-
3
CrossRef
-
0
Web of Science
-
3
Scopus
Autorzy (4)
Cytuj jako
Pełna treść
- Wersja publikacji
- Accepted albo Published Version
- DOI:
- Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.2478/bpasts-2013-0077
- Licencja
- otwiera się w nowej karcie
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Publikacja w czasopiśmie
- Typ:
- artykuł w czasopiśmie wyróżnionym w JCR
- Opublikowano w:
-
Bulletin of the Polish Academy of Sciences-Technical Sciences
nr 61,
strony 725 - 730,
ISSN: 0239-7528 - Język:
- angielski
- Rok wydania:
- 2013
- Opis bibliograficzny:
- Jendernalik W., Jakusz J., Blakiewicz G., Szczepański S.: CMOS implementation of an analogue median filter for image processing in real time// Bulletin of the Polish Academy of Sciences-Technical Sciences. -Vol. 61, iss. 3 (2013), s.725-730
- DOI:
- Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.2478/bpasts-2013-0077
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 142 razy