Abstrakt
This paper presents local shielding techniques applied to a half-bridge inverter leg with the aim to reduce the common mode (CM) current noise at converter’s DC input. The research study is conducted for 650V Enhancement mode Gallium Nitride (GaN) power transistor switches. Main contributors of parasitic capacitances referred to the inverter-leg middle point node are identified. Then, shielding solutions are proposed to reduce CM current emission by these capacitances. Respecting the precautions concerning the isolation of CM currents of the half-bridge inverter leg, the electromagnetic compatibility measurement setup is developed. Experimental step-by-step addition of local shielding copper layers to different contributors of middle point capacitance shows progressive attenuation of CM noise spectra.
Cytowania
-
1 1
CrossRef
-
0
Web of Science
-
1 5
Scopus
Autorzy (6)
Cytuj jako
Pełna treść
pełna treść publikacji nie jest dostępna w portalu
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Publikacja w czasopiśmie
- Typ:
- artykuły w czasopismach
- Opublikowano w:
-
IEEE TRANSACTIONS ON POWER ELECTRONICS
nr 37,
strony 11996 - 12004,
ISSN: 0885-8993 - Język:
- angielski
- Rok wydania:
- 2022
- Opis bibliograficzny:
- Derkacz P., Schanen J., Jeannin P., Chrzan P., Musznicki P., Petit M.: EMI mitigation of GaN power inverter leg by local shielding techniques// IEEE TRANSACTIONS ON POWER ELECTRONICS -Vol. 37,iss. 10 (2022), s.11996-12004
- DOI:
- Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.1109/tpel.2022.3176943
- Źródła finansowania:
-
- Programme d’investissements d’Avenir, IRT Nanoelec” ANR-I0-AIRT-05.
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 133 razy