FPGA Acceleration of Matrix-Assembly Phase of RWG-Based MoM - Publikacja - MOST Wiedzy

Wyszukiwarka

FPGA Acceleration of Matrix-Assembly Phase of RWG-Based MoM

Abstrakt

In this letter, the field-programmable-gate-array accelerated implementation of matrix-assembly phase of the method of moments (MoM) is presented. The solution is based on a discretization of the frequency-domain mixed potential integral equation using the Rao-Wilton-Glisson basis functions and their extension to wire-to-surface junctions. To take advantage of the given hardware resources (i.e., Xilinx Alveo U200 accelerator card), nine independent processing paths/runtime efficient compute units are developed and synthesized. Numerical results provided for a quadrifilar spiral antenna mounted on a conductive handset box show that the proposed parallelization scheme performs 9.53× faster than a traditional (i.e., serial) central processing unit (CPU) MoM implementation, and about 1.67× faster than a parallel six-core CPU MoM implementation.

Cytowania

  • 2

    CrossRef

  • 0

    Web of Science

  • 1

    Scopus

Słowa kluczowe

Informacje szczegółowe

Kategoria:
Publikacja w czasopiśmie
Typ:
artykuły w czasopismach
Opublikowano w:
IEEE Antennas and Wireless Propagation Letters nr 21, strony 1847 - 1851,
ISSN: 1536-1225
Język:
angielski
Rok wydania:
2022
Opis bibliograficzny:
Topa T., Noga A., Stefański T.: FPGA Acceleration of Matrix-Assembly Phase of RWG-Based MoM// IEEE Antennas and Wireless Propagation Letters -Vol. 21,iss. 9 (2022), s.1847-1851
DOI:
Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.1109/lawp.2022.3183168
Źródła finansowania:
  • Publikacja bezkosztowa
Weryfikacja:
Politechnika Gdańska

wyświetlono 141 razy

Publikacje, które mogą cię zainteresować

Meta Tagi