Implementacja cyfrowego systemu rozmytego w układzie FPGA - Publikacja - MOST Wiedzy

Wyszukiwarka

Implementacja cyfrowego systemu rozmytego w układzie FPGA

Abstrakt

W artykule przedstawiono praktyczną implementację cyfrowego systemu rozmytego w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowujacej reguły. Wykorzystana technika adresowania znacznie przyspiesza proces obliczeń w porównaniu do szeregowego przetwarzania reguł.

Cytuj jako

Pełna treść

pełna treść publikacji nie jest dostępna w portalu

Słowa kluczowe

Informacje szczegółowe

Kategoria:
Publikacja w czasopiśmie
Typ:
artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
Opublikowano w:
Measurement Automation Monitoring nr R. 53, strony 98 - 100,
ISSN: 2450-2855
Język:
polski
Rok wydania:
2007
Opis bibliograficzny:
Popławski M., Białko M.: Implementacja cyfrowego systemu rozmytego w układzie FPGA// Pomiary Automatyka Kontrola. -Vol. R. 53., nr. nr 7 (2007), s.98-100
Weryfikacja:
Politechnika Gdańska

wyświetlono 20 razy

Publikacje, które mogą cię zainteresować

Meta Tagi