Abstrakt
W artykule przedstawiono projekt i wyniki badań scalonego analogowego układu wizyjnego, który wykonuje splotowe niskopoziomowe algorytmy przetwarzania obrazu w czasie rzeczywistym. Układ prototypowy został wykonany w technologii CMOS 0,35 μm i zawiera matrycę SIMD procesorów analogowych o rozmiarze 64 x 64. Wymiary topografii matrycy wynoszą 2,2 mm x 2,2 mm, co daje gęstość 877 procesorów na mm2. Matryca pobiera moc mniejszą niż 0,4 mW ze źródła zasilającego 3,3 V przy szybkości przetwarzania obrazów 100 kl/s.
Autorzy (5)
Cytuj jako
Pełna treść
pobierz publikację
pobrano 24 razy
- Wersja publikacji
- Accepted albo Published Version
- Licencja
- otwiera się w nowej karcie
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Publikacja w czasopiśmie
- Typ:
- artykuł w czasopiśmie wyróżnionym w JCR
- Opublikowano w:
-
Przegląd Elektrotechniczny
strony 88 - 92,
ISSN: 0033-2097 - Język:
- polski
- Rok wydania:
- 2011
- Opis bibliograficzny:
- Jakusz J., Jendernalik W., Blakiewicz G., Piotrowski R., Szczepański S.: Mikromocowy procesor analogowy CMOS do wstępnego przetwarzania obrazu// Przegląd Elektrotechniczny. -, nr. nr 10 (2011), s.88-92
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 126 razy