Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis.
Abstrakt
W pracy przedstawiono adaptacyjny algorytm ewolucyjny zastosowany do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania pobieranej przez nie mocy. Prowadzi to do redukcji szczytowej i średniej temperatury układu scalonego. Dzięki temu uzyskuje się wzrost niezawodności projektowanych układów scalonych.
Autorzy (2)
Cytuj jako
Pełna treść
pełna treść publikacji nie jest dostępna w portalu
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Publikacja w czasopiśmie
- Typ:
- artykuł w czasopiśmie z listy filadelfijskiej
- Opublikowano w:
-
MICROELECTRONICS JOURNAL
nr 34,
strony 1167 - 1174,
ISSN: 0026-2692 - Język:
- angielski
- Rok wydania:
- 2003
- Opis bibliograficzny:
- Kozieł S., Szcześniak W.: Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis. // MICROELECTRONICS JOURNAL. -Vol. 34., (2003), s.1167-1174
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 102 razy