Filtry
wszystkich: 522
wybranych: 468
-
Katalog
- Publikacje 468 wyników po odfiltrowaniu
- Osoby 8 wyników po odfiltrowaniu
- Wynalazki 2 wyników po odfiltrowaniu
- Projekty 1 wyników po odfiltrowaniu
- Zespoły Badawcze 1 wyników po odfiltrowaniu
- Kursy Online 12 wyników po odfiltrowaniu
- Wydarzenia 6 wyników po odfiltrowaniu
- Dane Badawcze 24 wyników po odfiltrowaniu
Filtry wybranego katalogu
Wyniki wyszukiwania dla: KONWERTER WYJŚCIOWY
-
Wejściowo-wyjściowa metoda detekcji uszkodzeń w elektronicznych układach analogowych uwzględniająca tolerancje elementów.
PublikacjaPrzedstawiono nowe podejście detekcji i lokalizacji uszkodzeń w elektronicznych układach analogowych z uwzględnieniem tolerancji elementów. Składa się ono z dwóch etapów. W pierwszym etapie tworzony jest słownik uszkodzeń składający się z opisu elipsy aproksymującej obszar nominalny reprezentujący brak uszkodzeń i współczynników określających szerokość pasów lokalizacyjnych. Zaprezentowano nowy algorytm tworzenia takiej elipsy...
-
Filtr wyjściowy falownika napięcia
PublikacjaW artykule przedstawiono układ filtru wyjściowego falownika napięcia zapewniającego zasilanie silnika napięciem i prądem sinusoidalnym przy równoczesnym ograniczeniu składowej zerowej prądu pojawiającej się w przewodzie ochronnym silnika. Przez odpowiedni dobór parametrów filtru osiągnięto minimalizację przesunięć fazowych prądów i napięć przed i za filtrem. W artykule zaprezentowano wyniki badań eksperymentalnych filtrów. Badania...
-
Programowalny zlinearyzowany wejściowy stopieńwzmacniacza transkonduktancyjnego CMOS
PublikacjaW artykule przedstawiono zlinearyzowany wejściowy stopień wzmacniacza transkonduktancyjnego CMOS. W jego skład wchodzi para różnicowa, prosty jednostopniowy wzmacniacz operacyjny o szerokim paśmie oraz rezystor. Elementy te pracują objęte pętlą ujemnego sprzężenia zwrotnego a linearyzacja osiągana jest przez powielenie liniowych charakterystyk rezystora. W rezultacie otrzymujemy wejściowy stopień wzmacniacza transkonduktancyjnego...
-
Programowalny zlinearyzowany wejściowy stopień wzmacniacza transkonduktancyjnego cmos
PublikacjaW artykule przedstawiono zlinearyzowany wejściowy stopień wzmacniacza transkonduktancyjnego CMOS. W jego skład wchodzi para różnicowa, prosty jednostopniowy wzmacniacz operacyjny o szerokim paśmie oraz rezystor. Elementy te pracują objęte pętlą ujemnego sprzężenia zwrotnego a linearyzacja osiągana jest przez powielenie liniowych charakterystyk rezystora. W rezultacie otrzymujemy wejściowy stopień wzmacniacza transkonduktancyjnego...
-
Stopień wejściowy odbiornika satelitarnego systemu nawigacyjnego Galileo
PublikacjaW artykule przedstawiono koncepcję odbiornika dla europejskiego satelitarnego systemu nawigacyjnego Galileo oraz najistotniejsze cechy takiego odbiornika. W szczegolności zwróceono uwage na jego stopień wejściowy, kluczoey z punktu widezenia akwizycji oraz śledzenia sygnału, pominięte natomiast zostały kolejne stopnie przetwarzania sygnału, związanie już z samymi obliczeniami nawigacyjnymi.
-
Symulacja przetworników z wyjściowym sygnałem impulsowym modulowanym częstotliwościowo
PublikacjaTematem artykułu jest generacja sygnałów impulsowych modulowanych częstotliwościowo. Przedstawiono metodę wyznaczenia położenia kolejnych impulsów sygnału dla przykładowych przebiegów. Podano możliwości realizacji metody w postaci przyrządu wirtualnego oraz urządzenia mikroprocesorowego. Przedstawione metody mogą być wykorzystane do symulacji przetworników pomiarowych z wyjściem częstotliwościowym w trakcie testowania systemów...
-
Formowanie napięć wyjściowych trójfazowego przekształtnika sieciowego
PublikacjaW artykule przedstawiono kompensację dwu zasadniczych zjawisk powodujących zniekształcenia prądów fazowych przekształtnika sieciowego. Pierwszym z nich są zniekształcenia napięcia sieci. W celu ich eliminacji zaproponowano uśrednianie za okres podstawowej harmonicznej uchybu regulatora napięcia obwodu pośredniczącego oraz predykcję napięcia sieci. Drugim natomiast są zniekształc enia napięć wyjściowych przekształtnika sieciowego....
-
Formowanie napięć wyjściowych trójfazowego przekształtnika sieciowego
PublikacjaW artykule przedstawiono kompensację dwu zasadniczych zjawisk powodujących zniekształcenia prądów fazowych przekształtnika sieciowego. Pierwszym z nich są zniekształcenia napięcia sieci. W celu ich eliminacji zaproponowano uśrednianie za okres podstawowej harmonicznej uchybu regulatora napięcia obwodu pośredniczącego oraz predykcję napięcia sieci. Drugim natomiast są zniekształcenia napięć wyjściowych przekształtnika sieciowego....
-
Potencjał regionu i przedsiębiorstw - uwarunkowania wyjściowe MSP na Pomorzu
PublikacjaW rozdziale przeanalizowano potencjał wyjściowy regionu i przedsiębiorstw na Pomorzu w kontekście goszczenia EURO 2012. Analiza została oparta na dostępnych badaniach nt. konkurencyjności regionów, ale także na podstawie badań własnych prowadzonych wśród przedsiębiorców działających w tym regionie. Analizowano przede wszystkim otwartość MSP na wzrost i obierane przez firmy cele, zakładając, że właśnie przedsiębiorstwa o celach...
-
Metody symulacji przetwornika z impulsowym sygnałem wyjściowym modulowanym częstotliwościowo
PublikacjaW artykule przedstawiono porównanie zaproponowanych przez autorów metod symulacji wyjściowego sygnału impulsowego przetwornika napięcie-częstotliwość U/F. Pierwsza z analizowanych metod oparta jest na modelu fizycznym przetwornika, druga na jego równaniu matematycznym. Mimo odmiennego podejścia otrzymano zbliżone wyniki. W pierwszej metodzie uzyskano wyniki obarczone błędami kwantowania o rozkładzie jak w rzeczywistym układzie...
-
Filtracja zakłóceń w obwodzie wyjściowym falownika napięcia w symulacji komputerowej
PublikacjaW referacie zamieszczono wyniki badań symulacyjnych układu filtru wejściowego falownika napięcia, połączonego z obwodem pośredniczącym przemiennika częstotliwości. Dokonano opisu matematycznego filtru oraz przy pomocy programu TCAD przeprowadzono analizę modelowego obwodu. Przedstawiono przebiegi prądów i napięć w układzie oraz amplitudy harmonicznych zawarte w prądzie wyjściowym falownika napięcia.
-
Generowanie składowej zerowej w układzie z filtrem wyjściowym falownika napięcia
PublikacjaW referacie przedstawiono analizę metod sterowania falownikiem napięcia pod kątem generowania składowej zerowej w przebiegu wyjściowym napięcia. Wskazano metody, w których składowa zerowa powstaje w rezultacie dodawania trzeciej harmonicznej i jej wielokrotności do przebiegów napięć fazowych w celu zwiększenia możliwości generowania podstawowej harmonicznej. Pokazano, że składowa zerowa generowana jest w każdej metodzie sterowania...
-
A recursive multi-output dicrete-time sinusoidal oscillator
PublikacjaZaproponowano wielo-wyjściowy cyfrowy oscylator sinusoidalny. Przedstawiono performancję tego oscylatora. Oscylator generuje sinusoidy: o zadanych fazach początkowych i o jednostkowej amplitudzie, przy użyciu algorytmów rekursywnych. Wprowadzona tu macierz rotacji zespolonego oscylatora unifikuje różne struktury zespolonych oscylatorów i pozwala na wprowadzenie nowych struktur trójfazowych, cztero-fazowych i ogólnie wielo-fazowych...
-
Sterowanie silnikiem asynchronicznym w układzie zamkniętym z filtrem wyjściowym falownika napięcia
PublikacjaW artykule przedstawiono zamknięty układ sterowania silnikiem asynchronicznym klatkowym pracujący bez pomiaru prędkości obrotowej przy zasilaniu z falownika napięcia z filtrem wyjściowym. Filtr wyjściowy falownika stanowi układ zawierający elementy bierne L, C , R umieszczone między falownikiem a silnikiem, które wprowadzają do układu spadek napięcia oraz powoduje występowanie przesunięcia fazowego prądów i napięć na wejściu i...
-
System pomiarowy sygnałów wyjściowych z elektrochemicznych czujników gazów
PublikacjaW pracy przedstawiono koncepcję systemu służącego do pomiarów zawartości związków lotnych w powietrzu. Proponowany system składa się z kilku identycznych modułów pomiarowych zbierających dane z czujników elektrochemicznych. Pojedynczy moduł wykonany jest na bazie układu LMP91000 firmy Texas Instruments. Dane z modułów, po wstępnej obróbce przy pomocy mikrokontrolera trafiają do komputera PC. Komputer, będący centralnym punktem...
-
High-speed memoryless binary/residue converter
PublikacjaW pracy zaprezentowano nowy szybki konwerter z systemu binarnego do systemu resztowego dla liczb o zakresie do 60 bitów. W konwerterze stosowane są wyłącznie układy kombinacyjne. Algorytm konwertera oparty jest na dodawaniu niezerowych cyfr binarnych reprezentacji kolejnych potęg 2 modulo m. Dodawanie jest realizowane przy użyciu wielooperandowego sumatora CSA oraz sumatora CPA. Suma wyjściowa CPA jest redukowana do zakresu 2m-1...
-
Wysokosprawne układy aktywnej filtracji wyjściowej w przekształtnikach elektrowni wiatrowych
PublikacjaCzęstotliwość pracy tranzystorów w przekształtnikach elektrowni wiatrowych średniej mocy jest ograniczona (1kHz-10kHz), co wymaga stosowania od strony sieci filtrów pasywnych o znacznych gabarytach. W referacie omówiono możliwość zastosowania wysokosprawnego wspomagającego filtra aktywnego z przyrządami z węglika krzemu zapewniającego eliminację wysokoczęstotliwościowych zmian prądu sieciowego (tzw. rippli) przy jednoczesnym zmniejszeniu...
-
Niskonapięciowy filtr analogowy CMOS wykorzystujący konwerter ujemnoimpedancyjny
PublikacjaA low-voltage 3-order low-pass CMOS filter based on the novel current inversion type negative impedance converter (CNIC) is presented. It shows a badwidth of 10 MHz at 400 uW power consumption and 2 V supply voltage when realized in a 0.35 um CMOS process.
-
Admitancja wejściowa i transadmitacyjna MOSFET'a w zakresie b. w. cz.
PublikacjaBazując na nowym nie quasi-statycznym modelu małosygnałowym tranzystora MOS, przeanalizowano i zweryfikowano eksperymentalnie aż do 30 GHz małosygnałową admitancję wejściową i transadmitancję tego elementu - dwa ważne i budzące najwięcej wątpliwości parametry macierzy admitancyjnej tranzystora.
-
Modelowanie wpływu pojemności pasożytniczych oraz czasu martwego na napięcia wyjściowe falowników wielopoziomowych typu NPC
PublikacjaPrzedstawiono wpływ pojemności pasożytniczych na zniekształcenia napięcia wyjściowego wielopoziomowych falowników typu NPC spowodowane wprowadzeniem czasu martwego. Opracowany model pozwala na dokładny opis zniekształceń napięcia oraz jego precyzyjną kompensację znacząco poprawiając jakość formowanego napięcia w szczególności w porównaniu z metodami kompensacji nie uwzględniającymi wpływu pojemności Pasożytniczych. Pojemność pasożytnicza...
-
A low-voltage CMOS negative impedance converter for analogue filtering applications
PublikacjaLow-voltage high-frequency continuous-time filters are still required in many applications and are the subject of continuing research. There are many techniques to realize integrated filters, including OTA C, Opamp RC and MOSFET-C-Opamp. The latter two show high dynamic range at low supply voltage, but their frequency operating range is usually limited to several megahertz. Transconductance filters are dedicated to higher frequencies....
-
High-speed residue-to-binary converter based on the Chinese RemainderTheorem.
PublikacjaPrzedstawiono szybki konwerter z systemu resztowego do systemu binarnego dla modułów 5-bitowych oparty o chińskie twierdzenie o resztach. Projekcje ortogonalne są generowane przy użyciu odwzorowania realizowanego przy zastosowaniu funkcji logicznych pięciu zmiennych. Wartość wyjściowa jest obliczana przy użyciu drzewaWallace'a z segmentacją wektorów wyjściowych i redukcją do 2M, M zakres liczbowy systemu oraz efektywny finalny...
-
Niskonapięciowy filtr analogowy CMOS oparty o konwerter ujemno-impedancyjny
PublikacjaA low-voltage 3-order low-pass CMOS filter based on the novel current inversion type negative impedance converter (CNIC) is presented. It shows a badwidth of 10 MHz at 400 uW power consumption and 2 V supply voltage when realized in a 0.35 um CMOS process.
-
Radix-4 dft butterfly realization with the use of the modified quadratic residue number system
PublikacjaW pracy zaprezentowano projektowanie i realizację obliczenia motylkowego dft dla podstawy 4 z użyciem zespolonego systemu resztowego (CRNS) i zmodyfikowanego kwadratowego systemu resztowego (MQRNS). System MQRNS oprócz własności dekompozycyjnych pozwala na realizację mnożenia zespolonego przy zastosowaniu trzech mnożeń rzeczywistych. Przedstawiono konwertery wejściowy CRNS/MQRNS i wyjściowy MQRNS/CRNS, mnożenie zespolone w MQRNS,...
-
STANY NIEUSTALONE TOWARZYSZĄCE POMIAROWI IMPEDANCJI PĘTLI ZWARCIA W OBWODACH WYJŚCIOWYCH ZASILACZY BEZPRZERWOWYCH UPS
PublikacjaW pracy przedstawiono metodykę i wyniki pomiarów stanów nieustalonych w zasilaczu bezprzerwowym (UPS) typu on - line. Do rejestracji zdarzeń po stronie zasilania i na wyjściu UPS wykorzystano dwa przyrządy do pomiaru jakości energii elektrycznej zsynchronizowane czasowo. Rejestratory kompresują uzyskane dane pomiarowe, co może wprowadzać dodatkowe błędy pomiaru wielkości mierzonych – napięć i prądów. Dodatkowe rejestracje oscyloskopem...
-
Układy napędowe z silnikami indukcyjnymi i filtrami wyjściowymi falowników : Zagadnienia wybrane. - J. Guziński.
PublikacjaMonografia przedstawia zagadnienia związane z układami napędowymi z silnikami indukcyjnymi i filtrami wyjściowymi falowników. Pokazano problemy składowej zerowej, prądów łożyskowych oraz układów do ograniczania niekorzystnych efektów zasilania falownikowego. Omówiono wybrane struktury filtrów wraz z zaleceniami projektowymi. Skupiono się na estymacji zmiennych stanu oraz metodach sterowania przy uwzględnieniu modelu filtru sinusoidalnego....
-
Wpływ filtru wyjściowego falownika napięcia na widmo drgań i hałasu układu napędowego z silnikiem indukcyjnym
PublikacjaZasosowanie filtrów wyjściowych falownika napiecia nie jest jednoznaczne z ograniczeniem drgań i hałasu emitowanego przez przekształtnikowy układ napedowy. Zamieszczono analizę wpływu filtru wyjściowego na widma hałasu i drgań silnika asynchroniczneho oraz kompletnego układu napędowego wraz z filtrem wyjściowym falownika napięcia. Przedstawiono wyniki analizy widmowej ciśnienia akustycznego emitowanego przez wybrany silnik klatkowy...
-
Estymacja napięcia niezrównoważenia w obwodzie pośredniczącym falownika trójpoziomowego NPC na podstawie analizy prądów wyjściowych
PublikacjaZaproponowano prostą i skuteczną metodę wyznaczania wartości napięcia niezrównoważenia w obwodzie pośredniczącym trójpoziomowego falownika NPC (ang. Neutral-Point-Clamped). Zastosowanie proponowanej metody nie wymaga dodatkowych czujników pomiarowych, a nakłady obliczeniowe na realizację algorytmu są niewielkie. Do wyznaczania napięcia niezrównoważenia wykorzystuje się informacje zawarte w mierzonych prądach wyjściowych falownika....
-
Residue-to-two's complement converter based on core function
PublikacjaW artykule przedstawiono układową realizację konwertera z systemu resztowego do systemu binarnego bazującego na funkcji jądra. Zastosowanie funkcji jądra powoduje zmniejszenie wymagań sprzętowych przy realizacji konwertera. W publikacji omówiono problem dektekcji znaku oraz realizacje ukłądową konwertera w środowisku FPGA.
-
Zagadnienia projektowania konwertera napięcia stałego z przełączanymi pojemnościami
PublikacjaNiniejszy artykuł skupia się na podstawowych zagadnieniach związanych z syntezą pomp ładunkowych w strukturze Fibonacciego. Sprawność tego typu układów zostaje ukazana na tle "tradycyjnych" regulatorów liniowych. Prezentowane są również przykładowe realizacje struktur.
-
RSN reverse converter based on core function
Publikacjazaprezentowano nową architekturę konwertera z systemu resztowego do systemu binarnego opartego na funkcji jądra dla modułów 5-bitowego. Zastosowano niekrytyczną funkcję jądra.Obliczanie funkcji jądra jest realizowane przy użyciu chińskiego twierdzenia dla funkcji jądra (CRTCF). Założono także, że jeden z modułów jest potegą 2. Architektura ta umożliwia zmniejszenie złożoności sprzętowej o ok. 12.5% w porównaniu z innymi architekturami...
-
The Electrical Drive Systems with the Current Source Converter
Publikacja-
-
FPGA realization of the high-speed binary-to-residue converter
Publikacjaprzedstawiono architekturę i realizację w technologii fpga konwertera z systemu binarnego do systemu resztowego. algorytm konwertera oparty jest na podziale słowa wejściowego na segmenty 4-bitowe i następnie obliczeniu reszty liczby reprezentowanej przez dany segment, sumowaniu binarnym przy zastosowaniu csa i redukcji modulo w układzie dwuoperandowego sumatora modulo.
-
High-speed fpga pipelined binary-to-residue converter
Publikacjaw pracy przedstawiono architekturę przepływowego konwertera z systemu z uzupełnieniem do 2 z systemu binarnego. zastosowano segmentację słowa wejściowego ze wstępną inwersją dla liczb ujemnych. reszty liczb reprezentowanych przez poszczególne segmenty są obliczane poprzez odczyt z pamięci adresowanej binarną reprezentacją segmentu. otrzymane reszty sumowane są w wielooperandowym sumatorze modulo z korekcją reszty dla liczb ujemnych.pracę...
-
Control strategy for the multilevel cascaded H-bridge converter
PublikacjaThe paper presents the control strategy for Cascaded H-bridge (CHB) converter . The converter output voltage using Space-Vector Pulse Width Modulation (SV-PWM) strategy is controlled. The DC-link voltages are controlled by appropriate choice of H-Bridges and appropriate choice of active and passive vectors.
-
Power Converter Solutions for Industrial PV Applications—A Review
Publikacja -
Power Converter Solutions for Industrial PV Applications—A Review
Publikacja -
Thermal heat-balance mode flow-to-frequency converter
Publikacja -
Prediction of ringing frequencies in DC-DC boost converter
PublikacjaIn the paper ringing phenomena in a DC-DC boost converter is presented. The ringing frequency is calculated using an analytical formula. The necessary wide band models of MOSFET transistor, passive and parasitics are described. The calculation results are verified in simulation and laboratory tests.
-
HIGH LEVEL SYNTHESIS IN FPGA OF TCS/RNS CONVERTER
PublikacjaThe work presents the design process of the TCS/RNS (two's complement–to– residue) converter in Xilinx FPGA with the use of HLS approach. This new approach allows for the design of dedicated FPGA circuits using high level languages such as C++ language. Such approach replaces, to some extent, much more tedious design with VHDL or Verilog and facilitates the design process. The algorithm realized by the given hardware circuit is...
-
Power Converter Solutions for Industrial PV Applications—A Review
Publikacja: As the use of photovoltaics becomes more widespread, new technologies for more efficient energy generation, transmission, and distribution based on power electronics converters are being developed. The most common applications are grid-on, energy storage, hybrid, and high voltage gain applications. These applications impose several additional requirements in the design of power converters associated with the solar battery’s maximum...
-
Cost-Effective Piggyback Forward dc-dc Converter
PublikacjaThe novel piggyback dc-dc converter as a cost-effective solution is presented in this work. It provides a wide input voltage range of regulation with a low component count. The novel solution is an advanced forward dc-dc converter with an additional clamp output capacitor. The idea of such a type of converter is to transfer magnetizing energy of transformer to the output side, instead of using input clamp circuit. The design guidelines...
-
Effective residue-to-binary converter with the Chinese Remainder Theorem
PublikacjaKonwersja liczb z systemu resztowego do systemu binarnego jest podstawową operacją we wszystkich układach cyfrowego przetwarzania sygnałów, które wykorzystują system resztowy. W niniejszej pracy zaproponowano nową metodę konwersji opartą o chińskie twierdzenie o resztach dla modułów 5- i 6-bitowych. Specyficzną cechą nowej metody jest sposób obliczania tzw. współczynnika nadmiaru w formule chińskiego twierdzenia o resztach, co...
-
Optimisation of ZVZCS DC/DC converter with tapped inductor.
PublikacjaW artykule zaprezentowano możliwości wykorzystania dławika z odczepem oraz obwodu LC w celu uzyskania warunków miękkiej komutacji kluczy energoelektronicznych w przetwornicy DC-DC.Na podstawie modelu matematycznego zbadany został wpływ wartości elementów na zachowanie miękkiej komutacji.Przedstawiono wyniki badań symulacyjnych i eksperymentalnych.
-
High-speed binary-to-residue converter with improved architecture.
PublikacjaPrzedstawiono ulepszoną architekturę szybkiego konwertera liczb z systemu binarnego do systemu resztowego dla liczb ze znakiem w kodzie U2. Algorytm konwertera oparty jest o segmentację słowa wejsciowego nasegmenty 4-bitowe. Reszty liczb reprezentowanych przez segmenty sąobliczane poprzez odwzorowanie. Wielooperandowe sumowanie modulo jest realizowane przy użyciu drzewa Wallace'a z segmentacją wektorów wyjściowych oraz finalnego...
-
Fast rns scaling of signed numbers based on the chinese remainder theorem
PublikacjaPrzedstawiono architekturę szybkiego skalera resztowego dla liczb ze znakiem dla modułów 5-bitowych opartego na chińskim twierdzeniu o resztach. W architekturze zastosowano wyznaczanie projekcji ortogonalnych przy użyciu funkcji logicznych 5 zmiennych, sumator kodulo m/k oraz wejściowy konwerter do systemu resztowego. Operacja modulo m/k jest wykonywana przy zastosowaniu drzewa 4-operandowych sumatorów modulo 2m/k i końcowego...
-
Sterowanie stopniem wejściowym izolowanego wielopoziomowego przekształtnika kaskadowego DC-AC w napędzie EZT zasilanym z sieci trakcyjnej 3kV
PublikacjaW artykule przedstawiono wybraną problematykę sterowania wielopoziomowego przekształtnika DC-DC stanowiącego stopień wejściowy przekształtnika napędowego, przeznaczonego do napędów elektrycznych zespołów trakcyjnych (EZT). Sterowanie napędem trakcyjnym powinno uwzględniać właściwości sieci trakcyjnej 3kV DC: skokowe zmiany napięcia i przerwy w zasilaniu, m.in. spowodowane przejazdem odbieraka prądu przez izolatory sekcyjne. Proponowany...
-
FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results
PublikacjaW pracy opisano realizację sprzętową konwertera z systemu resztowego do systemu binarnego. Konwerter jest oparty na nowej formie chińskiego twierdzenia o resztach CRT II. Teoretyczne aspekty takiej konwersji przedstawiono w części I. Implementację konwertera wykonano w środowisku Xilinx FPGA. Zaprezentowano ogólną architekturę konwertera, a także opisano realizację wybranych bloków. Podano ilość koniecznych zasobów sprzętowych...
-
CMOS Low-Dropout Regulator With Improved Time Response
PublikacjaPrzedstawiono nową konfigurację regulatora o obniżonym spadku napięcia, w którym wykorzystano stopień wyjściowy z równoległym sprzężeniem napięciowym. Dzięki obniżonej rezystancji wyjściowej stopnia, uzyskano poprawę odpowiedzi impulsowej regulatora na szybką zmianę prądu wyjściowego.
-
Solutions of Power Electronics Converter for the Shore - to - Ship Power Systems
PublikacjaW artykule poruszono tematykę zasilania statków zacumowanych w porcie z lądowej sieci elektroenergetycznej poprzez wykorzystanie nowoczesnych konstrukcji przekształtników energoelektronicznych. Zaproponowano budowę sieci dystrybucyjnej prądu stałego, przewoźnej platformy zasilającej oraz zastosowanie zasobników energii