Filtry
wszystkich: 1169
-
Katalog
- Publikacje 912 wyników po odfiltrowaniu
- Czasopisma 28 wyników po odfiltrowaniu
- Konferencje 3 wyników po odfiltrowaniu
- Osoby 21 wyników po odfiltrowaniu
- Wynalazki 2 wyników po odfiltrowaniu
- Projekty 2 wyników po odfiltrowaniu
- Kursy Online 24 wyników po odfiltrowaniu
- Dane Badawcze 177 wyników po odfiltrowaniu
wyświetlamy 1000 najlepszych wyników Pomoc
Wyniki wyszukiwania dla: CMOS CIRCUITS
-
Electrodynamic interaction in bus bar arrangements during short-circuits.
PublikacjaW artykule przedstawiono skutki oddziaływania sił elektrodynamicznych w układzie szyn zbiorczych rozdzielnic podczas zwarć metalicznych i łukowych. Przedstawiono metodę obliczania ugięć i naprężeń w szynach od sił elektrodynamicznych. Opisano wpływ łuku zwarciowego na zwiększenie sił elektrodynamicznych działających na szynę skrajną. Omówiono wpływ rezystancji niskonapięciowego łuku zwarciowego na ograniczenie pradów zwarciowych....
-
Test limitations induced by fault-driven instability of analog circuits.
PublikacjaCelem pracy jest ocena ograniczeń testowania uszkodzeń parametrycznych wynikajacych z utraty stabilności przez testowany układ analogowy. Zastosowano metody zapożyczone z teorii sterowania: liniową transformacje frakcyjną i analizę metodą strukturalnych wartości szczególnych. Przykładowej analizie poddano filtr typu leapfrog. Do obliczeń wykorzystano środowisko Matlab/Simulink. Wyniki obliczeń wykazały dużą podatność testowanego...
-
Calculation of Induced Sheath Voltages in Power Cables – Single Circuit System versus Double Circuit System
PublikacjaThis paper presents comparison of values of induced sheath voltages in power cable metallic sheaths when one or two cables per phase are used. Calculation of voltages is performed for various phase sequences of the power cables. Three types of the sheaths bonding and earthing are considered. Shock hazard and voltage stress of non-metallic outer sheath of cables are evaluated. The proposed, optimal configuration of the power cable...
-
On Applications of Fractional Derivatives in Circuit Theory
PublikacjaIn this paper, concepts of fractional-order (FO) derivatives are discussed from the point of view of applications in the circuit theory. The properties of FO derivatives required for the circuit-level modelling are formulated. Potential problems related to the generalization of transmission line equations with the use of FO derivatives are presented. It is demonstrated that some of formulations of the FO derivatives have limited...
-
WSEAS TRANSACTIONS ON CIRCUITS AND SYSTEMS
Czasopisma -
IET Circuits Devices & Systems
Czasopisma -
Journal of Integrated Circuits and Systems
Czasopisma -
IEEE Circuits and Systems Magazine
Czasopisma -
JOURNAL OF CIRCUITS SYSTEMS AND COMPUTERS
Czasopisma -
Scalony analogowy filtr kanałowy CMOS wielosystemowego odbiornika komunikacji bezprzewodowej
PublikacjaNa przestrzeni ostatnich lat powstało wiele nowych standardów komunikacji bezprzewodowej, co prowadzi do zwiększonego zapotrzebowania na urządzenia wielosystemowe. Konieczność zmniejszenia kosztów produkcji, obniżenia pobieranej mocy i zmniejszenia rozmiarów tych urządzeń zmusza do poszukiwania nowych rozwiązań układowych. Jednym z ważniejszych bloków toru odbiornika telefonii bezprzewodowej jest dolnoprzepustowy filtr kanałowy....
-
Niskonapięciowy filtr analogowy CMOS oparty o konwerter ujemno-impedancyjny
PublikacjaA low-voltage 3-order low-pass CMOS filter based on the novel current inversion type negative impedance converter (CNIC) is presented. It shows a badwidth of 10 MHz at 400 uW power consumption and 2 V supply voltage when realized in a 0.35 um CMOS process.
-
Projektowanie niskonapięciowych filtrów analogowych CMOS z kompresją przetwarzanych sygnałów
Publikacja -
Pikselowy cyfrowy układ CDS przeznaczony do przetwornika obrazu CMOS
PublikacjaW artykule zaproponowano cyfrowy układ CDS (Correlated Double Sampling) przeznaczony do przetwornika obrazu CMOS. Układ różni się od klasycznych rozwiązań tym, że dwie pamięci przechowujące próbki sygnału wizyjnego zastąpiono jednym licznikiem rewersyjnym. Dzięki tej modyfikacji możliwa jest znaczna redukcja powierzchni układu CDS i umieszczenie go w każdym pikselu przetwornika obrazu CMOS. System został zaprojektowany i przesymulowany...
-
Pikselowy cyfrowy układ CDS przeznaczony do przetwornika obrazu CMOS
PublikacjaW artykule zaproponowano cyfrowy układ CDS (Correlated Double Sampling) przeznaczony do przetwornika obrazu CMOS. Układ różni się od klasycznych rozwiązań tym, że dwie pamięci przechowujące próbki sygnału wizyjnego zastąpiono jednym licznikiem rewersyjnym. Dzięki tej modyfikacji możliwa jest znaczna redukcja powierzchni układu CDS i umieszczenie go w każdym pikselu przetwornika obrazu CMOS. System został zaprojektowany i przesymulowany...
-
Technique to improve CMRR at high frequencies in CMOS OTA-C filters
PublikacjaIn this paper a technique to improve the common-mode rejection ratio (CMRR) at high frequencies in the OTA-C filters is proposed. The technique is applicable to most OTA-C filters using CMOS operational transconductance amplifiers (OTA) based on differential pairs. The presented analysis shows that a significant broadening of CMRR bandwidth can be achieved by using a differential pair with the bodies of transistors connected to...
-
CMOS implementation of an analogue median filter for image processing in real time
PublikacjaAn analogue median filter, realised in a 0.35 μm CMOS technology, is presented in this paper. The key advantages of the filter are: high speed of image processing (50 frames per second), low-power operation (below 1.25 mW under 3.3 V supply) and relatively high accuracy of signal processing. The presented filter is a part of an integrated circuit for image processing (a vision chip), containing: a photo-sensor matrix, a set of...
-
Unity-Gain Zero-Offset CMOS Buffer with Improved Feedforward Path
PublikacjaA voltage unity-gain zero-offset CMOS amplifier with reduced gain error and increased PSRR (power supply rejection ratio) is proposed. The amplifier uses two feed mechanisms, negative feedback and supporting positive feedforward, to achieve low deviation from unit gain over the entire input range. The circuit, designed in a standard 180-nanometer 1.8-voltage CMOS process, is compared with two known buffers of similar topology,...
-
Design of highly linear tunable CMOS OTA for continuous-time filters
PublikacjaW pracy przedstawiono analityczną metodę projektowania wzmacniaczy transkon-duktancyjnych CMOS o bardzo dobrej liniowości. Zaproponowano dwie wersje układu różniące się umiejscowieniem dodatkowej pary różnicowej służącej do kompensacji nieliniowości charakterystyki przejściowej. Praca zawiera wyniki symulacji pełnych wersji obu układów otrzymane przy użyciu symulatora SPICE.
-
A versatile analog CMOS cell: voltage - buffer /current - conveyor/ multiplier
PublikacjaW pracy przedstawiono koncepcję uniwersalnej komórki analogowej przeznaczonej dla programowalnych układów analogowych (FPAA). Komórka może pełnić funkcję bufora napięciowego, konwjora prądowego lub mnożnika analogowego. Układ przesymulowano w technologii CMOS 2 ćm.
-
Large dynamic range high frequency fully differential CMOS transconductanceamplifier.
PublikacjaW pracy zaproponowano nową koncepcję układową w pełni różnicowego wzmacniacza transkonduktancyjnego CMOS o dużym zakresie dynamiki i szerokim pasmie częstotliwości. Przeprowadzone badania teoretyczne i symulacyjne potwierdziły małe zniekształcenia harmoniczne (THD), szerokie pasmo przenoszonych częstotliwości oraz duży zakres dynamiki dla sygnałów różnicowych.
-
Wpływ sprzężenia podłożowego na jakość pracy układów scalonych CMOS.
PublikacjaPraca dotyczy badania efektów sprzężenia podłożowego w układach scalonych CMOS. W oparciu o wyniki symulacji dwóch układów scalonych uzasadniono konieczność uwzględnienia modelu sprzężenia przez podłoże w procesie projektowym oraz konieczność i sposób przeprojektowania układów w celu zapewnienia ich poprawnej pracy.
-
Phase compensation scheme for feedforward linearised CMOS operational transconductance amplifier.
PublikacjaW pracy opisano technikę kompensacji charakterystyk fazowych linearyzowanego metodą feedforward operacyjnego wzmacniacza transkonduktancyjnego CMOS. Wykazano, że proponowana koncepcja układowa prowadzi do znacznej poprawy liniowości charakterystyki przejściowej wzmacniacza oraz do rozszerzenia zakresu liniowości prądu wyjściowego. Ponadto w pracy przeprowadzono analizę charakterystyk częstotliwościowych, w wyniku której otrzymano...
-
Evolutionary design and optimization of combinational digital circuits with respect to transistor count.
PublikacjaW artykule przedstawiono możliwość wykorzystania algorytmu ewolucyjnego do projektowania i optymalizacji cyfrowych układów kombinacyjnych w odniesieniu do liczby tranzystorów. Zastosowano chromosomy o budowie wielowarstwowej zwiększające wydajność algorytmu. Zaprojektowano, wykorzystując zaproponowaną metodę, cztery układy kombinacyjne o tabelach logicznych wybranych z literatury. Uzyskane wyniki są w wielu przypadkach lepsze...
-
Modelling of soft fault propagation in sequential circuits by fuzzy-logic simulations
Publikacja -
A self-testing method of large analog circuits in electronic embedded systems
PublikacjaPrzedstawiono metodę samotestowania filtrów wyższych rzędów składających się z łańcucha pierwszego lub drugiego rzędu filtrów (bloków) zaimplementowanych w mieszanych sygnałowo elektronicznych systemach wbudowanych sterowanych mikrokontrolerami lub procesorami sygnałowymi.Idea metody bazuje na fakcie, iż odpowiedź danego bloku jest traktowana jako sygnał pobudzenia kolejnego bloku. Dzięki temu rozwiązaniu rekonfigurowalny układ...
-
Characterization of PLZT Thin Films for Fast Electro-Optical Sampling Circuits
PublikacjaW artykule omówiono technologię wytwarzania cienkich warstw wybranych kompozycji ceramik ołowiowo-lantanowo-cyrkonowo-tytanowych, nazywanych ceramikami PLZT. Przedstawiono wyniki badań jakości warstw za pomocą techniki XRD. wyniki pomiaru grubości warstw, ich względnej przenikalności dielektrycznej i współczynnika załamania. Omówiono kierunki dalszych prac.
-
A new approach to a fast and accurate design of microwave circuits with complex topologies
PublikacjaA robust simulation-driven design methodology of microwave circuits with complex topologies has been presented. The general method elaborated is suitable for a wide class of N-port unconventional microwave circuits constructed as a deviation from classic design solutions. The key idea of the approach proposed lies in an iterative redesign of a conventional circuit by a sequential modification and optimisation of its atomic building...
-
Rapid multi-objective simulation-driven design of compact microwave circuits
PublikacjaA methodology for rapid multi-objective design of compact microwave circuits is proposed. Our approach exploits point-by-point Pareto set identification using surrogate-based optimization techniques, auxiliary equivalent circuit models, and space mapping as the major model correction method. The proposed technique is illustrated and validated through the design of a compact rat-race coupler. A set of ten designs being trade-offs...
-
System of protection against electric shock for circuits with power electronics converters
PublikacjaModern low voltage circuits are very often equipped with power electronics converters, therefore in these circuits non-sinusoidal earth currents (touch currents) may occur. For non-sinusoidal currents safety criteria should be modified. This paper presents these modified criteria and a computer system of protection against electric shock which can be implemented in circuits with power electronics converters. The system is based...
-
Hybrid evolutionary partitioning algorithm for heat transfer enhancement in VLSI circuits
PublikacjaW niniejszym artykule przedstawiono metodę pozwalającą na polepszenie transferu ciepła z układu scalonego do otoczenia poprzez zwiększenie liczby połączeń zewnętrznych, co pozwoliło na polepszenie przewodności cieplnej układu scalonego. Dla osiągnięcia tego celu opracowano nowy, hybrydowy, ewolucyjny algorytm podziału (ang. Hybrid Evolutionary Partitioning Algorithm - HEPA). Obliczenia przeprowadzone dla wybranych przykładów testowych...
-
Noise as stimulus signal for digital circuits noise immunity measurementand simulation
PublikacjaWyniki pomiarów podatności na zakłócenia układów cyfrowych istotnie zależą od parametrów sygnału stymulujacego. Przedstawiono metodę pomiaru i symulacji dynamicznej odporności na zakłócenia z zastosowaniem sygnału szumu białego o różnej szerokości pasma częstotliwości. Modele symulacyjne dla sygnału pobudzającego (gaussowskiego szumu białego) zarówno szerokopasmowego jak i wąskopasmowego opracowano w środowisku programistycznym...
-
A neural network based system for soft fault diagnosis in electronic circuits
PublikacjaW artykule przedstawiono system do diagnostyki uszkodzeń parametrycznych w układach elektronicznych. W systemie zaimplementowano słownikową metodę lokalizacji uszkodzeń, bazującą na pomiarach w dziedzinie częstotliwości przeprowadzanych za pomocą analizatora transmitancji HP4192A. Rozważono główne etapy projektowania systemu: definiowanie modelu uszkodzeń, wybór optymalnych częstotliwosci pomiarowych, ekstrakcję cech diagnostycznych,...
-
Application of Closed Circuit Television for Highway Telematics
Publikacja -
A metrological analysis of the input circuit of an impedance meter.
PublikacjaW pracy przeprowadzono analizę obwodu wejściowego miernika impedancji W analizie obwodu wejściowego, uwzględniono najważniejsze czynniki wpływające na sygnały na jego wejściu: parametry zmiennoprądowe zastosowanych wzmacniaczy, rezystancję zakresową przetwornika prąd-napięcie, pojemności montażowe. Przeprowadzono symulację sygnałów wydzielanych w obwodzie dla różnych wartości pojemności pasożytniczych, następnie dokonano badań...
-
An Ultra-Low-Energy Analog Comparator for A/D Converters in CMOS Image Sensors
PublikacjaThis paper proposes a new solution of an ultra-low-energy analog comparator, dedicated to slope analog-to-digital converters (ADC), particularly suited for CMOS image sensors (CISs) featuring a large number of ADCs. For massively parallel imaging arrays, this number may be as high as tens-hundreds of thousands ADCs. As each ADC includes an analog comparator, the number of these comparators in CIS is always high. Detailed analysis...
-
A High-Efficient Measurement System With Optimization Feature for Prototype CMOS Image Sensors
PublikacjaIn this paper, a gray-scale CMOS image sensor (CIS) characterization system with an optimization feature has been proposed. By using a very fast and precise control of light intensity, based on the pulsewidth-modulation method, it is avoided to measure the illuminance every time. These features accelerate the multicriteria CIS optimization requiring many thousands of measurements. The system throughput is 2.5 Gb/s, which allows...
-
Realizacja scalonego filtru kanałowego CMOS do wielosystemowego odbiornika telefonii bezprzewodowej
PublikacjaW pracy przedstawiono projekt i realizację fizyczną i wyniki pomiarowe scalonego filtru kanałowego wielosystemowego odbiornika telefonii bezprzewodowej. Przedstawiony filtr aktywny wykonano w technice RC w technologii 0,35 um CMOS
-
Programmable linearized CMOS OTA for fully differential continuous-time filter design
PublikacjaW artykule przedstawiono metodę linearyzacji wzmacniacza wykorzystującą sprzężenie w przód. Wzmacniacz składa się z par różnicowych i referencyjnego rezystora. W wyniku uzyskano skuteczną metodę linearyzacji charakterystyk przejściowych wzmacniacza. Programowalność wartości transkonduktancji wzmacniacza realizowana jest poprzez lustro prądowe. Wykonane symulacje komputerowe SPICE z użyciem modeli dla technologii 0.35um AMS CMOS...
-
Realizacja scalonego filtru kanałowego CMOS do wielosystemowego odbiornika telefonii bezprzewodowej
PublikacjaW pracy przedstawiono projekt i realizację fizyczną scalonego filtru kanałowego przeznaczonego do wielosystemowego odbiornika telefonii bezprzewodowej. Przedstawiony filtr aktywny wykonano w technice RC w technologii 0,35 um CMOS
-
Analog CMOS processor for early vision processing with highly reduced power consumption
PublikacjaA new approach to an analog ultra-low power visionchip design is presented. The prototype chip performs low-levelconvolutional image processing algorithms in real time. Thecircuit is implemented in 0.35 μm CMOS technology, contains64 x 64 SIMD matrix with embedded analogue processors APE(Analogue Processing Element). The photo-sensitive-matrix is of2.2 μm x 2.2 μm size, giving the density of 877 processors permm2. The matrix dissipates...
-
Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS
PublikacjaW artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela...
-
Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS
PublikacjaW artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela...
-
Ladder-Based Synthesis and Design of Low-Frequency Buffer-Based CMOS Filters
PublikacjaBuffer-based CMOS filters are maximally simplified circuits containing as few transistors as possible. Their applications, among others, include nano to micro watt biomedical sensors that process physiological signals of frequencies from 0.01 Hz to about 3 kHz. The order of a buffer-based filter is not greater than two. Hence, to obtain higher-order filters, a cascade of second-order filters is constructed. In this paper, a more...
-
An Analog Sub-Miliwatt CMOS Image Sensor With Pixel-Level Convolution Processing
PublikacjaA new approach to an analog ultra-low power medium-resolution vision chip design is presented. The prototype chip performs low-level image processing algorithms in real time. Only a photo-diode, MOS switches and two capacitors are used to create an analog processing element (APE) that is able to realize any convolution algorithm based on a full 3x3 kernel. The proof-of-concept circuit is implemented in 0.35 µm CMOS technology,...
-
Rezystor aktywny CMOS oraz jego zastosowanie do budowy wzmacniacza transkonduktancyjnego.
PublikacjaRezystory aktywne są szeroko stosowane w układach analogowych. Jednym z bardzo ważnych zastosowań jest ich użycie jako elementu linearyzującego stałoprądowe charakterystyki przejściowe wzmacniacza różnicowego wykonanego w postaci pary tranzystorów MOS. W niniejszym artykule przedstawiono w pełni różnicowy, aktywny rezystor MOS. Składa się on z dwóch tranzystorów MOS oraz dwóch nieuziemionych źródeł napięciowych. Jako wykorzystanie...
-
Implicit Space Mapping for Variable-Fidelity EM-Driven Design of Compact Circuits
PublikacjaSpace mapping (SM) belongs to the most successful surrogate-based optimization (SBO) methods in microwave engineering. Among available SM variations, implicit SM (ISM) is particularly attractive due to its simplicity and separation of extractable surrogate model parameters and design variables of the circuit/system at hand. Unlike other SM approaches, ISM exploits a set of preassigned parameters to align the surrogate with the...
-
Fault Loop Impedance Measurement in Circuits Fed by UPS and Principle of Safety Protection
PublikacjaThis paper indicates a significant problem of uncertainty of fault loop impedance (FLI) measurement in circuits powered from uninterruptible power supply (UPS) (double-conversion AC-DC-AC). The correctly determined value of this impedance, related to the short-circuit current disconnection time and to the reference value, is one of the most important elements that determines the approval of an electrical installation and its receivers...
-
Improved Design Closure of Compact Microwave Circuits by Means of Performance Requirement Adaptation
PublikacjaNumerical optimization procedures have been widely used in the design of microwave components and systems. Most often, optimization algorithms are applied at the later stages of the design process to tune the geometry and/or material parameter values. To ensure sufficient accuracy, parameter adjustment is realized at the level of full-wave electromagnetic (EM) analysis, which creates perhaps the most important bottleneck due to...
-
Self-testing of fully differential multistage circuits using common-mode excitation
PublikacjaPrzedmiotem artykułu jest, zorientowane na uszkodzenia, testowanie wielostopniowych układów w pełni różnicowych. Zaproponowano metodę testowania z zastosowaniem pobudzenia układu testowanego sygnałem wspólnym. Rozważane są dwa warianty metody. Pierwszy wariant wykorzystuje do pobudzenia wejście każdego różnicowego stopnia. Drugi wariant wykorzystuje dodatkowe wejście wzmacniacza operacyjnego i testuje wielostopniowy układ bez jego...
-
Computer System for Evaluation of Shock Hazard in Circuits with Non-sinusoidal Earth Currents
PublikacjaEffects of current on people are mainly considered for 50/60 Hz sinusoidal current and smooth direct current. However, modern low voltage circuits are very often equipped with power electronics converters – rectifiers, frequency converters, therefore non-sinusoidal earth currents (touch currents) occur. For non-sinusoidal currents safety criteria should be modified. This paper presents a computer system, based on LabVIEW environment,...