Abstract
W artykule przedstawiono projekt i wyniki badań scalonego analogowego układu wizyjnego, który wykonuje splotowe niskopoziomowe algorytmy przetwarzania obrazu w czasie rzeczywistym. Układ prototypowy został wykonany w technologii CMOS 0,35 μm i zawiera matrycę SIMD procesorów analogowych o rozmiarze 64 x 64. Wymiary topografii matrycy wynoszą 2,2 mm x 2,2 mm, co daje gęstość 877 procesorów na mm2. Matryca pobiera moc mniejszą niż 0,4 mW ze źródła zasilającego 3,3 V przy szybkości przetwarzania obrazów 100 kl/s.
Authors (5)
Cite as
Full text
download paper
downloaded 24 times
- Publication version
- Accepted or Published Version
- License
- open in new tab
Keywords
Details
- Category:
- Articles
- Type:
- artykuł w czasopiśmie wyróżnionym w JCR
- Published in:
-
Przegląd Elektrotechniczny
pages 88 - 92,
ISSN: 0033-2097 - Language:
- Polish
- Publication year:
- 2011
- Bibliographic description:
- Jakusz J., Jendernalik W., Blakiewicz G., Piotrowski R., Szczepański S.: Mikromocowy procesor analogowy CMOS do wstępnego przetwarzania obrazu// Przegląd Elektrotechniczny. -, nr. nr 10 (2011), s.88-92
- Verified by:
- Gdańsk University of Technology
seen 124 times