Sprzętowa implementacja koprocesora dla zastosowań kryptograficznych - Publication - Bridge of Knowledge

Search

Sprzętowa implementacja koprocesora dla zastosowań kryptograficznych

Abstract

W pracy przedstawiono procedurę implementacji elektronicznej skrzynki podawczej z wykorzystaniem zasobów sprzętowych na płytce FPGA (Filed Programmable Gate Array) typu Virtex 4. Przedstawiono ogólna zasadę działania skrzynki podawczej oraz opisano parametry i właściwości poszczególnych modułów funkcjonalnych systemu tj.: modułu TFTP Trivia File Transfer Protocol), serwera WWW, funkcji skrótu oraz asymetrycznego algorytm kryptograficznego. W wybranym algorytmie kryptograficznym wskazano możliwość wykorzystania szybkiej transformaty Fouriera (Fast Fourier Transform) w celu przyspieszenia obliczen. Ponadto opracowany system kryptograficzny był optymalizowany pod wzgledem uzyskania wydajnej komunikacji miedzymodułowej. Wyniki przeprowadzonych obliczen i badan eksperymentalnych potwierdziły w pełni postawione założenia teoretyczne.

Cite as

Full text

full text is not available in portal

Keywords

Details

Category:
Articles
Type:
artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
Published in:
Zeszyty Naukowe Wydziału ETI Politechniki Gdańskiej. Technologie Informacyjne no. T. 1, pages 419 - 422,
ISSN: 1732-1166
Language:
Polish
Publication year:
2011
Bibliographic description:
Piotrowski R., Rząd K.: Sprzętowa implementacja koprocesora dla zastosowań kryptograficznych// Zeszyty Naukowe Wydziału ETI Politechniki Gdańskiej. Technologie Informacyjne. -Vol. T. 1., nr. nr 9 (2011), s.419-422
Verified by:
Gdańsk University of Technology

seen 71 times

Recommended for you

Meta Tags