Abstract
W dobie dominacji układów cyfrowych, jednym z ważniejszych narzędzi uruchomieniowych jest analizator stanów logicznych (ASL). Komercyjne przyrządy nie są tanie, choć ich możliwości diagnostyczne uzasadniają cenę. W artykule przedstawiono ASL w konwencji przyrządu wirtualnego połączonego z PC poprzez interfejs USB, co obniża koszt urządzenia bez znaczącego pogorszenia jego możliwości. Wykorzystano układ typu SoC "System on a Chip" rodziny Atmel FPSLIC, zawierającej w pojedynczym układzie mikrokontroler, matrycę bramek FPGA oraz pamięć SRAM. Pozwoliło to zrealizować tani, miniaturowy przyrząd o rozbudowanych trybach pomiarowych, charakteryzujący się możliwością programowej rekonfiguracji części sprzętowej, np. dla przyszłych udoskonaleń.
Author (1)
Cite as
Full text
full text is not available in portal
Keywords
Details
- Category:
- Conference activity
- Type:
- publikacja w wydawnictwie zbiorowym recenzowanym (także w materiałach konferencyjnych)
- Language:
- Polish
- Publication year:
- 2005
- Bibliographic description:
- Lentka G.: Wirtualny analizator stanów logicznych na bazie układu typu "System on a Chip"// / : , 2005,
- Verified by:
- Gdańsk University of Technology
seen 84 times