Abstract
W artykule przedstawiono praktyczną implementację cyfrowego systemu rozmytego z dwukanałowym blokiem wnioskowania w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowującej reguły. Wykorzystanie techniki adresowania, a także równoległego wnioskowania znacznie przyspiesza proces obliczeń.
Authors (2)
Cite as
Full text
full text is not available in portal
Keywords
Details
- Category:
- Conference activity
- Type:
- publikacja w wydawnictwie zbiorowym recenzowanym (także w materiałach konferencyjnych)
- Title of issue:
- VI Krajowa konferencja Elektroniki : materiały konferencji, Darłówko Wschodnie, 11-13 czerwca 2007, T. 1/2 strony 267 - 272
- Language:
- Polish
- Publication year:
- 2007
- Bibliographic description:
- Popławski M., Białko M.: Implementacja cyfrowego systemu rozmytego z dwukanałowym blokiem wnioskowania w układzie FPGA// VI Krajowa konferencja Elektroniki : materiały konferencji, Darłówko Wschodnie, 11-13 czerwca 2007, T. 1/2/ ed. Kom. red.: W. Janke, M. Bączek, S. Łuczak Koszalin: Politechnika Koszalińska, 2007, s.267-272
- Verified by:
- Gdańsk University of Technology
seen 107 times