Search results for: finite%20element%20method%20%28fem%29 - Bridge of Knowledge

Search

Search results for: finite%20element%20method%20%28fem%29

Search results for: finite%20element%20method%20%28fem%29

  • Maria Sołtysik prof. dr hab. inż. arch.

  • Języki projektowania HDL 2023/24

    e-Learning Courses
    • M. Wójcikowski

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Języki projektowania HDL 2022/23

    e-Learning Courses
    • M. Wójcikowski

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Języki projektowania HDL 2021/22

    e-Learning Courses
    • M. Wójcikowski

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Języki projektowania HDL-stary!

    e-Learning Courses
    • M. Wójcikowski
    • A. Bekasiewicz

    Cel przedmiotu: Zapoznanie z metodami projektowania i symulacji cyfrowych układów programowalnych i ASIC z wykorzystaniem języków opisu sprzętu. Treści przedmiotu: 1. Wprowadzenie, znaczenie i zastosowania języków HDL. Historia powstania języka Verilog. 2. Poziomy opisu sprzętu (Verilog). 3. Metodologie projektowania. Prosty przykład. 4. Składnia języka Verilog. 5. Typy danych. 6. Zadania systemowe i dyrektywy kompilatora. 7....

  • Programowanie w asemblerze - 2023-2024

    e-Learning Courses
    • P. Raczyński

    Zawiera materiały pomocnicze do realizowanego na kierunku ACR przedmiotu programowanie w asemblerze 1. Prosty asembler, składnia, słowa kluczowe 2. Słownik nazw, operacje na słowniku nazw 3. Dyrektywy prostego asemblera 4. Przebieg asemblacji, przykład 5. Makroasembler, asemblacja warunkowa 6. Makroinstrukcje i podprogramy 7. Atrybuty nazw, praca z wieloma plikami 8. Przebieg konsolidacji, przykład 9. Wpływ architektury...

  • Jazz na Politechnice

    Events

    13-06-2018 18:00 - 13-06-2018 21:00

    13 czerwca odbędzie się ostatnia odsłona cyklu wydarzeń "Jazz na Politechnice" w bieżącym roku akademickim. Na scenie Akademickiego Klubu Politechniki Gdańskiej "Kwadratowa" wystąpi Almost Jazz Group.

  • Marek Czachor prof. dr hab.

  • Podstawy Organizacji Systemów Komputerowych wykład - Nowy - Nowy

    e-Learning Courses
    • P. Raczyński
    • M. Niedźwiecki
    • K. Cisowski

    Wykład z przedmiotu Podstawy Organizacji Systemów Komputerowych 1. Organizacja zajęć, zasady zaliczenia, literatura 2. Architektura procesorów Intel x86, rejestry ogólnego przeznaczenia, jednostka arytmetyczno-logiczna, flagi 3. Przestrzeń adresowa, adresowanie pamięci i urządzeń wejścia-wyjścia, segmentacja pamięci, tryby adresowania 4. Model programowy procesora, cykl rozkazowy 5. Rozkazy i techniki przesyłania informacji,...

  • Podstawy Organizacji Systemów Komputerowych wykład - 2023/2024

    e-Learning Courses
    • P. Raczyński
    • K. Cisowski

    Wykład z przedmiotu Podstawy Organizacji Systemów Komputerowych 1. Organizacja zajęć, zasady zaliczenia, literatura 2. Architektura procesorów Intel x86, rejestry ogólnego przeznaczenia, jednostka arytmetyczno-logiczna, flagi 3. Przestrzeń adresowa, adresowanie pamięci i urządzeń wejścia-wyjścia, segmentacja pamięci, tryby adresowania 4. Model programowy procesora, cykl rozkazowy 5. Rozkazy i techniki przesyłania informacji,...