Abstract
W artykule przedstawiono praktyczną implementację cyfrowego systemu rozmytego w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowujacej reguły. Wykorzystana technika adresowania znacznie przyspiesza proces obliczeń w porównaniu do szeregowego przetwarzania reguł.
Authors (2)
Cite as
Full text
download paper
downloaded 14 times
- Publication version
- Accepted or Published Version
- License
- open in new tab
Keywords
Details
- Category:
- Articles
- Type:
- artykuły w czasopismach recenzowanych i innych wydawnictwach ciągłych
- Published in:
-
Measurement Automation Monitoring
no. R. 53,
pages 98 - 100,
ISSN: 2450-2855 - Language:
- Polish
- Publication year:
- 2007
- Bibliographic description:
- Popławski M., Białko M.: Implementacja cyfrowego systemu rozmytego w układzie FPGA// Pomiary Automatyka Kontrola. -Vol. R. 53., nr. nr 7 (2007), s.98-100
- Verified by:
- Gdańsk University of Technology
seen 110 times