Filters
total: 19
Search results for: uklady cyfrowe
-
Układy Cyfrowe
e-Learning CoursesKurs Układy Cyfrowe dla 2. semestru roku akademickiego 2020/2021 Informatyki WETI. Projekt i laboratorium.
-
Programowalne układy cyfrowe
e-Learning Courses -
Układy Cyfrowe - projekt
e-Learning CoursesZajęcia o charakterze ćwiczeniowym związane projektowania układów cyfrowych. Metody projektowania i syntezy układów cyfrowych kombinacyjnych i sekwencyjnych synchronicznych z wykorzystaniem elementów elektronicznych o małej i średniej skali integracji.
-
Programowalne układy cyfrowe
e-Learning Courses -
Układy Cyfrowe dla Informatyki
e-Learning CoursesProjektowanie układów cyfrowych kombinacyjnych i sekwencyjnych.
-
Układy Cyfrowe 2023 - Informatyka
e-Learning CoursesUkłady Cyfrowe - materiały: wykład, projekt, laboratorium.
-
Układy Cyfrowe dla Informatyki
e-Learning CoursesProjektowanie kombinacyjnych i sekwencyjnych układów cyfrowych.
-
Programowalne układy cyfrowe 2023/24
e-Learning Courses -
Programowalne Układy Cyfrowe (2022/2023)
e-Learning CoursesKurs wprowadza do tematyki projektowania układów cyfrowych w technologii układów FPGA, z wykorzystaniem języka opisu sprzętu VHDL.
-
Programowalne Układy Cyfrowe (2023/2024)
e-Learning Courses -
Programowalne układy cyfrowe 2024/25
e-Learning Courses -
Układy cyfrowe, informatyka, studia niestacjonarne, semestr 3, 2024/25
e-Learning Courses -
Cyfrowe układy wbudowane i programowalne [2023/24]
e-Learning CoursesCyfrowe układy wbudowane i programowalne, AiR,
-
Układy cyfrowe : podstawy projektowania i opis w języku VHDL
PublicationPrzedstawiono podstawowe wiadomosci dotyczące zasad budowy, działania, analizy i syntezy układów cyfrowych kombinacyjnych, sekwencyjnych i modułowych oraz opisu układów w języku VHDL.
-
Wykorzystanie wejściowego prądu bramkowego do różnicowej analizy mocy układów kryptograficznych
PublicationW artykule przestawiono nowy typ ataku DPA z wykorzystaniem prądu wejściowego funktorów cyfrowych. Wykazano, że wraz z zmniejszeniem minimalnych wymiarów technologicznych zwiększa się udział prądów przeładowania wewnętrznych pojemności pasożytniczych tranzystorów w całkowitym poborze prądu. Zgodnie z przeprowadzonymi symulacjami, prąd ten można wykorzystać w ataku typu DPA. Zaproponowanym atak DPA wymaga takiej samej liczby danych...
-
Noise as stimulus signal for digital circuits noise immunity measurementand simulation
PublicationWyniki pomiarów podatności na zakłócenia układów cyfrowych istotnie zależą od parametrów sygnału stymulujacego. Przedstawiono metodę pomiaru i symulacji dynamicznej odporności na zakłócenia z zastosowaniem sygnału szumu białego o różnej szerokości pasma częstotliwości. Modele symulacyjne dla sygnału pobudzającego (gaussowskiego szumu białego) zarówno szerokopasmowego jak i wąskopasmowego opracowano w środowisku programistycznym...
-
Heterogeniczna realizacja algorytmu AES w układzie SoC FPSLIC z zastosowaniem technik projektowania sprzętowo-programowego
PublicationW pracy przedstawiono realizację algorytmu AES w układzie SoC FPSLIC. Opisano użytą metodologię projektowania sprzętowo-programowego. Podkreślono znaczenie procesu podziału funkcjonalności na moduły sprzętowe i programowe. Przedstawiono uzyskane rozwiązania i przeprowadzono dyskusję wyników. Dokonano także porównania z wynikami dostępnymi w literaturze.
-
Design and optimisation of combinational digital circuits using modified evolutionary algorithm.Projektowanie i optymalizacja kombinacyjnych układów cyfrowych przy użyciu zmodyfikowanego algorytmu ewolucyjnego.
PublicationW pracy przedstawiono możliwości projektowania i optymalizacji układów kombinacyjnych przy użyciu zmodyfikowanych algorytmów ewolucyjnych. Modyfikacja algorytmów polega na wprowadzeniu chromosomów wielowarstwowych i operatorów działających na nich. Wyniki projektowania czterech układów kombinacyjnych uzyskanych uzyskane tą metodą porównano z następującymi metodami opisanymi w literaturze jak: Mapy Karnaugh, metoda Quine-McCluskey...
-
Zakłócenia w układach cyfrowych. Mechanizmy i metody pomiaru
PublicationPrzedstawiono mechanizmy powstawania i sposoby pomiaru podatności układów cyfrowych na zakłócenia. Zaprezentowano metodę pomiaru dynamicznej odporności na zakłócenia układów cyfrowych z zastosowaniem wzorcowego sygnału szumowego z możliwością ograniczania szerokości pasma stymulującego sygnału szumowego. Opisano opracowane modele symulacyjne i przykładowe wyniki badań potwierdzające efektywność zaproponowanej metody.