FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results - Publikacja - MOST Wiedzy

Wyszukiwarka

FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results

Abstrakt

W pracy opisano realizację sprzętową konwertera z systemu resztowego do systemu binarnego. Konwerter jest oparty na nowej formie chińskiego twierdzenia o resztach CRT II. Teoretyczne aspekty takiej konwersji przedstawiono w części I. Implementację konwertera wykonano w środowisku Xilinx FPGA. Zaprezentowano ogólną architekturę konwertera, a także opisano realizację wybranych bloków. Podano ilość koniecznych zasobów sprzętowych i osiągalny okres próbkowania. Konwerter zrealizowano dla bazy systemu resztowego składającej się z 8 modułów 5-bitowych.

Cytuj jako

Pełna treść

pełna treść publikacji nie jest dostępna w portalu

Słowa kluczowe

Informacje szczegółowe

Kategoria:
Aktywność konferencyjna
Typ:
publikacja w wydawnictwie zbiorowym recenzowanym (także w materiałach konferencyjnych)
Opublikowano w:
Poznan University of Technology Academic Journals. Electrical Engineering nr 71, strony 139 - 147,
ISSN: 1897-0737
Tytuł wydania:
Zastosowanie Komputerów w Elektrotechnice'2012, ZKwE'2012Poznan University of Technology Academic Journals, Electrical Engineering strony 139 - 147
Język:
angielski
Rok wydania:
2012
Opis bibliograficzny:
Zenon U., Czyżak M., Smyk R.: FPGA implementation of reverse residue conversion based on the new Chinese Remainder Theorem II- Part II,- Experimantal results// Zastosowanie Komputerów w Elektrotechnice'2012, ZKwE'2012Poznan University of Technology Academic Journals, Electrical Engineering/ Poznań: Poznan University of Technology, 2012, s.139-147
Weryfikacja:
Politechnika Gdańska

wyświetlono 62 razy

Publikacje, które mogą cię zainteresować

Meta Tagi