Abstrakt
W artykule przedstawiono praktyczną implementację cyfrowego systemu rozmytego z dwukanałowym blokiem wnioskowania w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowującej reguły. Wykorzystanie techniki adresowania, a także równoległego wnioskowania znacznie przyspiesza proces obliczeń.
Autorzy (2)
Cytuj jako
Pełna treść
pełna treść publikacji nie jest dostępna w portalu
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Aktywność konferencyjna
- Typ:
- publikacja w wydawnictwie zbiorowym recenzowanym (także w materiałach konferencyjnych)
- Tytuł wydania:
- VI Krajowa konferencja Elektroniki : materiały konferencji, Darłówko Wschodnie, 11-13 czerwca 2007, T. 1/2 strony 267 - 272
- Język:
- polski
- Rok wydania:
- 2007
- Opis bibliograficzny:
- Popławski M., Białko M.: Implementacja cyfrowego systemu rozmytego z dwukanałowym blokiem wnioskowania w układzie FPGA// VI Krajowa konferencja Elektroniki : materiały konferencji, Darłówko Wschodnie, 11-13 czerwca 2007, T. 1/2/ ed. Kom. red.: W. Janke, M. Bączek, S. Łuczak Koszalin: Politechnika Koszalińska, 2007, s.267-272
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 105 razy