Abstrakt
This paper presents a new implementation of the rank-order filter, which is established on a parallel-operated array of single-slope (SS) analog-to-digital converters (ADCs). The SS ADCs use an “on-the-ramp processing” technique, i.e., filtration is performed along with analog-to-digital conversion, so the final states of the converters represent a filtered image. A proof-of-concept 64 × 64 array of SS ADCs, integrated with MOS photogates, was fabricated using a standard 180 nm CMOS process. The measurement results demonstrate the full functionality of the novel filter concept, with image acquisition in both single-sampling and correlated-double-sampling (CDS) modes (CDS is digitally performed using ADCs). The experimental, massively parallel rank-order filter can process 650 frames per second with a power consumption of 4.81 mW.
Cytowania
-
0
CrossRef
-
0
Web of Science
-
0
Scopus
Autorzy (6)
Cytuj jako
Pełna treść
- Wersja publikacji
- Accepted albo Published Version
- DOI:
- Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.3390/electronics13010046
- Licencja
- otwiera się w nowej karcie
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Publikacja w czasopiśmie
- Typ:
- artykuły w czasopismach
- Opublikowano w:
-
Electronics
nr 13,
ISSN: 2079-9292 - Język:
- angielski
- Rok wydania:
- 2024
- Opis bibliograficzny:
- Kłosowski M., Sun Y., Jendernalik W., Blakiewicz G., Jakusz J., Szczepański S.: In-ADC, Rank-Order Filter for Digital Pixel Sensors// Electronics -Vol. 13,iss. 1 (2024), s.46-
- DOI:
- Cyfrowy identyfikator dokumentu elektronicznego (otwiera się w nowej karcie) 10.3390/electronics13010046
- Źródła finansowania:
-
- Działalność statutowa/subwencja
- Projekt Sensor CMOS z inteligentną siecią pikseli o strukturze warstwowej do szybkiej rejestracji i jednoczesnego wydobywania informacji z obrazu
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 64 razy