Katedra Automatyki - Jednostki Administracyjne - MOST Wiedzy

Wyszukiwarka

Katedra Automatyki

Filtry

wszystkich: 104

  • Kategoria
  • Rok
  • Opcje

wyczyść Filtry wybranego katalogu niedostępne

Katalog Publikacji

Rok 2005
  • Designing control and protection systems with regard to functional safety aspects.
    Publikacja

    - Rok 2005

    Zaproponowano zintegrowane podejście w ocenie bezpieczeństwa funkcjonalnego systemów E/E/PE. Niepewność probabilistycznych miar ryzyka dla elektrycznych, elektronicznych i programowalnych elektronicznych systemów jest reprezentowana za pomocą przedziałów, które są porównywane z przedziałowymi kryteriami probabilistycznymi zdefiniowanymi dla tych systemów przez normę IEC 61508, w postaci czterech poziomów nienaruszalności bezpieczeństwa...

Rok 2010
Rok 2012
Rok 2021
Rok 2016
  • Energetyczne wykorzystanie biogazu

    Artykuł przedstawia przegląd sposobów wykorzystania biogazu będącego jednym z odnawialnych źródeł energii. Pokazano uproszczony schemat pozyskiwania tego surowca. Przeanalizowany został skład biogazu oraz porównano typy odpadów, z jakich może zostać on uzyskany. Zaprezentowano również możliwości wykorzystania energii zawartej w biogazie.

Rok 2013
  • FIReWORK: FIR Filters Hardware Structures Auto-Generator

    The paper presents application called FIReWORK, that allows for automatic creation of the VHDL hardware structures of FIR filters. Automat- ically generated specialized hardware solutions dedicated to the FPGA and ASIC are commonly known as Intellectual Property Cores. The essential fu- ture of the application is easy initialization of FIR filter parameters in GUI, and then automatically design, calculate and generate the IP Core...

    Pełny tekst do pobrania w serwisie zewnętrznym

Rok 2015
Rok 2011
Rok 2014
Rok 2009
Rok 2008
  • FPGA realization of the high-speed binary-to-residue converter
    Publikacja

    - Rok 2008

    przedstawiono architekturę i realizację w technologii fpga konwertera z systemu binarnego do systemu resztowego. algorytm konwertera oparty jest na podziale słowa wejściowego na segmenty 4-bitowe i następnie obliczeniu reszty liczby reprezentowanej przez dany segment, sumowaniu binarnym przy zastosowaniu csa i redukcji modulo w układzie dwuoperandowego sumatora modulo.

  • High-speed fpga pipelined binary-to-residue converter
    Publikacja

    w pracy przedstawiono architekturę przepływowego konwertera z systemu z uzupełnieniem do 2 z systemu binarnego. zastosowano segmentację słowa wejściowego ze wstępną inwersją dla liczb ujemnych. reszty liczb reprezentowanych przez poszczególne segmenty są obliczane poprzez odczyt z pamięci adresowanej binarną reprezentacją segmentu. otrzymane reszty sumowane są w wielooperandowym sumatorze modulo z korekcją reszty dla liczb ujemnych.pracę...

Rok 2017
Rok 2018