Abstrakt
In this paper an analog voltage-mode median filter, which operates on a 3 × 3 kernel is presented. The filter is implemented in a 0.35 μm CMOS technology. The proposed solution is based on voltage comparators and a bubble sort configuration. As a result, a fast (34 ns) time response with low power consumption (1.25 mW for 3.3 V) is achieved. The key advantage of the configuration is relatively high accuracy of signal processing, which allows the calculation of the median of signals with the difference in amplitude as small as 10 mV. This feature allows the application of the filter to vision systems with up to 7 bit equivalent resolution. The analytical and statistical analysis of the filter resolution, and analysis of its speed limitations are presented and compared to measurement results. Based on the achieved results, a set of guidelines for the filter design and optimisation is presented.
Autorzy (4)
Cytuj jako
Pełna treść
- Wersja publikacji
- Accepted albo Published Version
- Licencja
- otwiera się w nowej karcie
Słowa kluczowe
Informacje szczegółowe
- Kategoria:
- Publikacja w czasopiśmie
- Typ:
- artykuł w czasopiśmie wyróżnionym w JCR
- Opublikowano w:
-
ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING
nr 76,
wydanie 2,
strony 233 - 243,
ISSN: 0925-1030 - Język:
- angielski
- Rok wydania:
- 2013
- Opis bibliograficzny:
- Jendernalik W., Blakiewicz G., Jakusz J., Szczepański S.: A nine-input 1.25 mW, 34 ns CMOS analog median filter for image processing in real time// ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING. -Vol. 76, iss. 2 (2013), s.233-243
- Weryfikacja:
- Politechnika Gdańska
wyświetlono 118 razy
Publikacje, które mogą cię zainteresować
Analogue CMOS ASICs in Image Processing Systems
- W. Jendernalik,
- G. Blakiewicz,
- A. Handkiewicz
- + 1 autorów