Filtry
wszystkich: 5
Wyniki wyszukiwania dla: FILTRACJA FIR
-
Adjustable fractional-delay filters utilizing the Farrow structure and multirate techniques. [Przestrajalne filtry o opóźnieniu ułamkowym wykorzystujące strukturę Farrowa i techniki wieloszybkościowe]
PublikacjaDo efektywnej realizacji ułamkowo opóźniających, przestrajalnych filtrów FIR (o skończonej odpowiedzi impulsowej) można wykorzystywać strukturę Farrowa. Jednakże, niezależnie od efektywności w porównaniu z innymi strukturami, jej złożoność implementacyjna szybko rośnie ze wzrostem szerokości pasma filtru. Celem zredukowania złożoności numerycznej, zaproponowano podejście wieloszybkościowe. W tym podejściu sygnał wejściowy jest...
-
Zastosowania procesorów sygnałowych - projekt 2023
Kursy OnlineProjekt dla studentów semestru 6 studiów 1. stopnia, kierunek: Telekomunikacja. Studenci samodzielnie realizują zadania związane z uruchamianiem podstawowych algorytmów cyfrowego przetwarzania sygnałów na procesorze sygnałowym. Wykorzystywane są następujące algorytmy: generowanie sygnałów, filtracja FIR i IIR, analiza widmowa. W trakcie realizacji projektu studenci nabywają praktyczną wiedzę w zakresie: implementacji algorytmów...
-
Zastosowania procesorów sygnałowych - projekt 2022
Kursy OnlineProjekt dla studentów semestru 6 studiów 1. stopnia, kierunek: Telekomunikacja. Studenci samodzielnie realizują zadania związane z uruchamianiem podstawowych algorytmów cyfrowego przetwarzania sygnałów na procesorze sygnałowym. Wykorzystywane są następujące algorytmy: generowanie sygnałów, filtracja FIR i IIR, analiza widmowa. W trakcie realizacji projektu studenci nabywają praktyczną wiedzę w zakresie: implementacji algorytmów...
-
Analiza widmowa w czasie rzeczywistym prądów udarowych transformatora z zastosowaniem procesora FFT w technologii FPGA
PublikacjaW artykule przedstawiono krótkookresową analizę widmową prądu załączeniowego i prądu zwarciowego transformatora w czasie rzeczywistym z zastosowaniem procesora FFT zrealizowanego w FPGA. Określono tez teoretyczne przebiegi prądów dla przyjetego modelu transformatora. Przeprowadzono ponadto analizę wymagań związanych z obliczaniem prądu w czasie rzeczywistym.
-
FPGA realization of high-speed multi-stage FIR filter in residue arithmetic
PublikacjaW pracy przedstawiono implementację szybkiego wielostopniowego, kaskadowego filtru FIR w technologii FPGA. Zastosowanie arytmetyki resztowej pozwala na uzyskanie dużych częstotliwości próbkowania w zwiżaku z użyciem małych mnożników. Zalety wynikające z uzycia arytmetyki resztowej sa w pewnym stopniu ograniczne koniecznością wykonania skalowania przy kaskadowym połaczeniu filtrów FIR, tak aby uniknąć nadmiaru arytmetycznego. W...