Wyniki wyszukiwania dla: HIGH SPEED GENERATOR - MOST Wiedzy

Wyszukiwarka

Wyniki wyszukiwania dla: HIGH SPEED GENERATOR

Wyniki wyszukiwania dla: HIGH SPEED GENERATOR

  • FPGA realization of the high-speed binary-to-residue converter

    Publikacja

    - Rok 2008

    przedstawiono architekturę i realizację w technologii fpga konwertera z systemu binarnego do systemu resztowego. algorytm konwertera oparty jest na podziale słowa wejściowego na segmenty 4-bitowe i następnie obliczeniu reszty liczby reprezentowanej przez dany segment, sumowaniu binarnym przy zastosowaniu csa i redukcji modulo w układzie dwuoperandowego sumatora modulo.

  • High-speed fpga pipelined binary-to-residue converter

    Publikacja

    w pracy przedstawiono architekturę przepływowego konwertera z systemu z uzupełnieniem do 2 z systemu binarnego. zastosowano segmentację słowa wejściowego ze wstępną inwersją dla liczb ujemnych. reszty liczb reprezentowanych przez poszczególne segmenty są obliczane poprzez odczyt z pamięci adresowanej binarną reprezentacją segmentu. otrzymane reszty sumowane są w wielooperandowym sumatorze modulo z korekcją reszty dla liczb ujemnych.pracę...

  • A New Approach For High Speed Data Transmission Monitoring

    Publikacja

    W artykule przedstawiono nowatorski sposób monitorowania szybkiej transmisji danych. Technika została zaprezentowana dla przypadku transmisji różnicowej na płycie drukowanej. Cechą szczególną rozwiązania jest możliwość pomiaru jakości transmisji w linii bez konieczności montowania dedykowanych złącz pomiarowych, które mogłyby degradować transmisję.

  • High-speed binary-to-residue converter with improved architecture.

    Publikacja

    - Rok 2004

    Przedstawiono ulepszoną architekturę szybkiego konwertera liczb z systemu binarnego do systemu resztowego dla liczb ze znakiem w kodzie U2. Algorytm konwertera oparty jest o segmentację słowa wejsciowego nasegmenty 4-bitowe. Reszty liczb reprezentowanych przez segmenty sąobliczane poprzez odwzorowanie. Wielooperandowe sumowanie modulo jest realizowane przy użyciu drzewa Wallace'a z segmentacją wektorów wyjściowych oraz finalnego...

  • Errors of a Linear Current Approximation in High-Speed PMSM Drives

    Current sampling techniques and predictive algorithms used in the digital control of electric drives rely on a simple mathematical model that assumes linear current changes upon constant supplying voltages. This paper identifies rotor movement as a factor that makes this assumption invalid when the rotor covers an angular distance of a few tens of degrees during the control interval duration. The errors of the linear current approximation...

    Pełny tekst do pobrania w portalu

  • Digitalization of High Speed Craft Design and Operation Challenges and Opportunities

    Publikacja

    - Procedia Computer Science - Rok 2022

    In recent years, global demands for safe and sustainable ships led to dramatic changes in the maritime industry. Digitalization is expected to play an important part in the future. This is supported by analysis of the autonomous ships market which shows that digitalization of large ship types such as tankers and container ships is well on track. Although to date designs of autonomous High-Speed Craft (HSC) have been developed,...

    Pełny tekst do pobrania w portalu

  • Sensorless control of high speed permanent-magnet synchronous motor

    W artykule przedstawiono metodę bezczujnikowego sterowania szybkoobrotowym silnikiem z magnesami trwałymi. Pokazano działanie układu sterowania opartego na filtrze kalmana (EKF) jako obserwatora prędkości obrotowej.

  • Sensorless Startup of Super High Speed Permanent Magnet Motor

    Celem artykułu jest przedstawienie metody bezczujnikowego rozruchu wysokoobrotowego silnika z magnesami trwałymi. Zastosowano dwa typy metod sterowania. W pierwszej fazie rozruchu zastosowano metodę sterowania prądem, następnie przełączono do trybu sterowania wektorowego. Przy sterowaniu wektorowym zostały użyte: rozszerzony filtr Kalmana (EKF) oraz alternatywny Bezśladowy Filtr Kalmana (UKF) jako obserwatory prędkości obrotowej....

  • High-speed binary-to-residue converter with the reduced input layer

    Publikacja

    - Rok 2007

    przedstawiono architekturę szybkiego konwertera z systemu binarnego do systemu resztowego dla modułów 5-bitowych. Algorytm konwersji oparty jest na dodawaniu binarnym reszt potęg liczby 2 obliczonych modulo m i redukcji modulo m sumy dla poszczególnych modułów bazy systemu resztowego. Warstwa wejciowa konwertera jest redukowana poprzez wykorzystanie wspólnych elementów układu dla odpowiednio zestawionych par modułów.

  • High-speed residue-to-binary converter based on the Chinese RemainderTheorem.

    Publikacja

    - Rok 2004

    Przedstawiono szybki konwerter z systemu resztowego do systemu binarnego dla modułów 5-bitowych oparty o chińskie twierdzenie o resztach. Projekcje ortogonalne są generowane przy użyciu odwzorowania realizowanego przy zastosowaniu funkcji logicznych pięciu zmiennych. Wartość wyjściowa jest obliczana przy użyciu drzewaWallace'a z segmentacją wektorów wyjściowych i redukcją do 2M, M zakres liczbowy systemu oraz efektywny finalny...