Publikacje
Filtry
wszystkich: 732
Katalog Publikacji
Rok 2002
-
A field programmable analog array for CMOS continuous-time OTA-C filter applications
PublikacjaW artykule opisano programowalny wzmacniacz transkonduktancyjny oraz konfigurowalny blok analogowy CAB składający się ze wzmacniacza transkonduktancyjnego, kluczy oraz programowalnego kondensatora. Z bloków CAB można zbudować uniwersalne, programowalne filtry. Wzmacniacz transkondukancyjny został przesymulowany oraz wykonany w technologii CMOS. Wyniki pomiarów pokazują, że transkonduktancja wzmacniacza może być przestrajana ponad...
-
A non-quasi-static small-signal model of the four-terminal MOSFET for radio and microwave frequencies.
PublikacjaW pracy zaprezentowano nowy małosygnałowy model tranzystora MOS, w którymuwzględnia się efekt nasycenia prędkości nośników. Model jest spójny fizycznie i może być stosowany w analizie dowolnej konfiguracji włączenia tranzystora.
-
A versatile analog CMOS cell: voltage - buffer /current - conveyor/ multiplier
PublikacjaW pracy przedstawiono koncepcję uniwersalnej komórki analogowej przeznaczonej dla programowalnych układów analogowych (FPAA). Komórka może pełnić funkcję bufora napięciowego, konwjora prądowego lub mnożnika analogowego. Układ przesymulowano w technologii CMOS 2 ćm.
-
Algorytmiczne metody redukcji poboru mocy w układach CMOS
PublikacjaW pracy przedstawiono wybrane możliwości zredukowania poboru mocy układów CMOS z wykorzystaniem dwóch algorytmów szeregowania zadań w procesie syntezy wysokiego poziomu układów cyfrowych. Zaprezentowano dwa opracowane algorytmy, a mianowicie MAREL i UNILO, dla których utworzono odpowiednie programy pozwalające uzyskać redukcję mocy projektowanych układów CMOS. Przeprowadzone badania testowe przy pomocy standardowych benchmarków...
-
Application of case based reasoning to hybrid expert system for electronic filter design
PublikacjaPrzedstawiono koncepcję i przykład praktycznej realizacji obiektowo zorientowanego hybrydowego systemu ekspertowego wykorzystującego rozumowanie sytuacyjne. System wykorzystuje algorytmy najbliższego sąsiada i sztuczne sieci neuronowe. System został przetestowany jako klasyfikator decyzyjny w projektowaniu filtrów elektronicznych. W budowie systemu został wykorzystany obiektowy system CLIPS, rozszerzony o wiele dodatkowych funkcji...
-
Design of highly linear tunable CMOS OTA for continuous-time filters
PublikacjaW pracy przedstawiono analityczną metodę projektowania wzmacniaczy transkon-duktancyjnych CMOS o bardzo dobrej liniowości. Zaproponowano dwie wersje układu różniące się umiejscowieniem dodatkowej pary różnicowej służącej do kompensacji nieliniowości charakterystyki przejściowej. Praca zawiera wyniki symulacji pełnych wersji obu układów otrzymane przy użyciu symulatora SPICE.
-
Design of highly linear tunable CMOS OTA using a linearizing differentialpair in the output stage.
PublikacjaW pracy przedstawiono analityczną metodę projektowania wzmacniaczy transkonduktancyjnych CMOS o bardzo dobrej liniowości. Praca zawiera również wyniki symulacji pełnej wersji zaprojektowanego układu otrzymane przy użyciu symulatora SPICE.
-
General Description of State-Space Continuous-Time Gm-C Filters
PublikacjaW pracy przedstawiono ogólne podejście do analogowych filtrów Gm-C czasuciągłego, oparte o opis macierzowy. Przedstawiono związki pomiędzy sieciąpasywną filtru a funkcją przenoszenia. Podano nową definicję filtrów zmien-nych stanu Gm-C oraz opisano dwie interesujące podklasy filtrów Gm-C jakrównież podano kanoniczne transformacje przekształcające struktury z pojem-nościami nieuziemionymi w struktury zawierające wyłącznie...
-
Hybrid evolutionary partitioning algorithm for heat transfer enhancement in VLSI circuits
PublikacjaW niniejszym artykule przedstawiono metodę pozwalającą na polepszenie transferu ciepła z układu scalonego do otoczenia poprzez zwiększenie liczby połączeń zewnętrznych, co pozwoliło na polepszenie przewodności cieplnej układu scalonego. Dla osiągnięcia tego celu opracowano nowy, hybrydowy, ewolucyjny algorytm podziału (ang. Hybrid Evolutionary Partitioning Algorithm - HEPA). Obliczenia przeprowadzone dla wybranych przykładów testowych...
-
Internal friction in FePd alloy during ordering
PublikacjaStwierdzono występowanie wysokiego poziomu tarcia wewnętrznego w zahartowanym stopie FePd (50% at. Pd). Zbadano proces uporządkowania atomowego w korelacji ze zmianami tarcia wewnętrznego defektu modułu i relaksacji magnetycznej stopu porządkującego się podczas nagrzewania do 900 K. Zaobserwowano efekt prędkości nagrzewania na punkt Curie.
-
Obiektowy system do wspomagania projektowania filtrów analogowych CMOS.** 2001, 89 s., 66 rys. 17 tab. bibliogr. 103 poz. maszyn. Rozprawa doktorska (2002.02.26), Wydz. ETI, P. Gdań. Promotor:prof. dr.hab.inż. Michał Białko.
Publikacja.
-
Półprzewodniki organiczne
PublikacjaW artykule przedstawiono zwięzły podział półprzewodników organicznych oraz opis zasadniczych właściwości i parametrów elektrycznych istotnych dla zastosowań elektronicznych. Omówiono koncepcje przewodnictwa elektrycznego i fotoprzewodnictwa półprzewodników organicznych.
-
Programmable CMOS operational transconductance amplifier OTA
PublikacjaW pracy przedstawiono ulepszoną wersję programowalnego wzmacniacza transkonduktacyjnego o szerokim paśmie przepustowym. Zaprojektowany wzmacniacz został przesymulowany komputerowo oraz wyprodukowany w technologii CMOS. Wyniki wskazują na ponad 450 krotną możliwość zmiany współczynnika transkonduktancji oraz 3dB pasmo częstotliwościowe leżące powyżej 300MHz. Przedstawiono również zastosowanie wzmacniacza OTA w analogowej tablicy...
-
Sensitivity performance of all pole canonical low pass GmC filters.
PublikacjaW pracy badano własności częstotliwościowe kanonicznych filtrów dolnoprzepustowych GmC bez zer transmisyjnych. Przedstawiono ogólną strukturę kanonicznego filtru dolnoprzepustowego i jej opis macierzowy. Wyprowadzono ogólne wzory określające funkcje wrażliwościowe filtru. Dokonano porównania struktur do 10-go rzędu włącznie dla aproksymacji Butterwortha, Czebyshewa i Bessela.
-
Thermally affected parameters of the current-voltage characteristics of silicon photocell
PublikacjaW pracy wykazano: zależność wzrostu prądu zwarcia wskutek absorpcji dodatkowych fotonów ze wzrostem temperatury, spadek napięcia wbudowanego złącza p-n wraz ze wzrostem temperatury, wpływ temperatury na zmianę napięcia otwartego obwodu. Dodatkowo wyznaczone odpowiednie współczynniki temperaturowe porównano z wartościami wynikającymi z rozważań teoretycznych. Badano parametry elektryczne następujących elementów wykonanych z amorficznego...
-
Zakłócenia sprzężenia podłożowego w układach scalonych CMOS
PublikacjaTemat artykułu stanowią zagadnienia modelowania sprzężenia podłożowego w układach scalonych CMOS. Zaprezentowana została metoda modelowania podłoża oparta na funkcji Green´a, która pozwala projektantom wygenerować model podłoża na podstawie danych geometrycznych projektu topografii oraz danych technologicznych procesu. Na podstawie symulacji komputerowej dwóch mieszanych układów scalonych (oscylator pierścieniowy i "analogowy"...
-
Zastosowanie rekurencyjnych algorytmów splotowych do symulacji układów impulsowego przetwarzania mocy
PublikacjaW pracy omówiono problemy związane z symulacją w dziedzinie czasu układów impulsowego przetwarzania mocy. Zaproponowano nową metodę opartą na rekurencyjnych półanaitycznych algorytmach splotowych. Przedstawiono właściwości tych algorytmów oraz przykłady symulacji prostych układów mocy. Algorytmy splotowe charakteryzują się bezwzględną stabilnością, dużą dokładnością oraz małą złożonością numeryczną. Z tych powodów proponowana metoda...
Rok 2003
-
3.3V CMOS differential pair transconductor with active error feedback.
PublikacjaW pracy opisano nową koncepcję układową różnicowego wzmacniacza transkonduktancyjnego CMOS z aktywnym ujemnym sprzężeniem zwrotnym błędu przeznaczonego do pracy z napięciem zasilania 3.3V. Przeprowadzono badania symulacyjne z wykorzystaniem pakietu SPICE oraz pokazano przykładową implementację układu dolnoprzepustowego filtru Gm-C rzędu czwartego w aproksymacji Butterwortha.
-
A general approach to continuous time Gm-C filters.
PublikacjaW pracy zaproponowano ogólną strukturę filtrów Gm-C z odpowiednim opisem macierzowym. W odniesieniu do tej struktury podano formuły analizy wrażliwościowej dla dowolnego filtru Gm-C czasu ciągłego. Analiza oparta na opisie macierzowym była wykorzystana również do porównania właściwości filtrów Gm-Ctrybu napięciowego i prądowego. Zdefiniowano dwie kanoniczne transformacje dla klasy filtrów zmiennych stanu.
-
Algebraic model of continuous time Gm-LC filters and applications.
PublikacjaW pracy zaprezentowano model algebraiczny filtrów Gm-LC czasu ciągłego i jego wybrane zastosowania. Zaproponowany model obejmuje struktury pracujące zarówno w trybie napięciowym jak i prądowym. Użyteczność opracowanego modelu potwierdzono na przykładzie syntezy eliptycznego filtru Gm-LC rzędu nieparzystego.
-
Analiza tolerancji filtrów Gm-C czasu ciągłego.
PublikacjaW pracy przedstawiono efektywną metodę analizy tolerancji dla dowolnych filtrów Gm-C. Korzystając z ogólnego modelu filtrów tej klasy oraz jego opisu macierzowego wyprowadzono formuły pozwalające na wyznaczanie zniekształceń charakterystyk częstotliwościowych filtrów spowodowanych rozrzutem rzeczywistych wartości elementów filtru względem wartości nominalnych. Złożoność obliczeniowa związana z ewaluacją tych formuł jest...
-
Analog filter design system for field programmable analog array.
PublikacjaObiektowy system do automatycznego projektowania filtrów kaskadowych i symetrycznych filtrów FLF z wykorzystaniem wzmacniaczy transkonuktancyjnych OTACi bloków bikwadratowych z optymalizacją zakresu dynamiki, zniekształceń i wrażliwości. System umożliwia realizację standardowych aproksymacji charakterystyk amplitudowych oraz dowolnie zdefiniowanych przez użytkownika.
-
Canonic structures of old order elliptic Gm-C filters.
PublikacjaW pracy zaproponowano nowe struktury kanoniczne eliptycznych filtrów Gm-Crzędów nieparzystych. Opracowane układy filtrów wymagają małej liczby elementów zarówno aktywnych jak i pasywnych niezbędnych do realizacji żądanych charakterystyk częstotliwościowych.W pracy są również zaprezentowane rezultaty porównań właściwości przedstawionych struktur z przykładami realizacji układowych innych filtrów Gm-C.
-
CMOS differential pair transconductor with active error feedback.
PublikacjaW pracy przedstawiono metodę linearyzacji charakterystyki przejściowej typu
-
Design of a 3.3V four-quadrant analog CMOS multiplier
PublikacjaW pracy przedstawiono dwa czterokwadrantowe mnożniki analogowe CMOS pracujące przy napięciu zasilania 3.3V. Układy wykorzystują tranzystory MOS pracujące zarówno w zakresie nasycenia jak i w zakresie triodowym. Wyniki symulacji komputerowych pokazują, że współczynnik zawartości harmonicznych (THD) sygnału wyjściowego jest mniejszy niż 0.75% dla sygnału wejściowego o amplitudzie 1V o częstotliwości 10MHz. Pasmo 3dB układu wynosi...
-
Efficient tolerance analysis of continuous-time Gm-C filters
PublikacjaW pracy przedstawiono efektywną metodą analizy tolerancji dowolnych filtrów Gm-C. Przedstawiono ogólny model filtrów Gm-C oraz jego opis algebraiczny. Używając tego podejścia, wyprowadzono formuły pozwalające na wyznaczenie odchyłek funkcji przenoszenia filtru spowodowanych odchyłkami wartości elementów filtru od wartości nominalnych. Proponowana metoda charakteryzuje się niewielką złożonością obliczeniową, co pozwala na jej wykorzystanie...
-
Fifth-order low-pass CMOS OTA-C continuous-time filter with on-chip automatic tuning
PublikacjaW pracy przedstawiono budowę operacyjnego wzmacniacza transkonduktancyjnego (OTA) zasilanego napięciem stałym 2.8-4.5V wykonanego w technologii CMOS0.8um n-well. Wzmacniacz ten wykorzystano do budowy dolnoprzepustowego filtru czasu ciągłego typu OTA-C piątego rzędu. W układzie scalonym umieszczono także blok automatycznego dostrajania częstotliwości odcięcia filtru. Przedstawiono wyniki symulacji komputerowych (modele MOS BSIM3v3)...
-
Filtry Gm-C czasu ciągłego - ogólna struktura i zastosowania w zagadnieniach analizy i projektowania
PublikacjaW pracy przedstawiono ogólny model filtrów Gm-C czasu ciągłego oraz jego opis macierzowy. Wykazano, że dowolny filtr aktywny tej klasy jest szczególnym przypadkiem zaprezentowanej struktury. Struktura ta jest szczególnie przydatna do analizy i projektowania filtrów Gm-C wysokiego rzędu, między innymi filtrów z wielopętlowym sprzężeniem zwrotnym takich jak Leap-Frog(LF) czy Follow-the-Leader (FLF). W pracy zaprezentowano szereg...
-
General Gm-C filters with finite band transconductors.
PublikacjaW pracy przedstawiono wyniki badań dotyczących wpływu skończonego pasma przenoszonych częstotliwości elementów transkonduktancyjnych na właściwości filtrów Gm-C czasu ciągłego. Opracowano miary dewiacji charakterystyk częstotliwościowych filtrów Gm-C spowodowanych skończonymi wartościami elementów pojemnościowych i rezystancyjnych na wyjściu transkonduktorów. Proponowana procedura analizy może znaleźć szerokie zastosowanie...
-
High level synthesis with adaptive evolutionary algorithm for solving reliability and thermal problems in reconfigurable microelectronic systems.
PublikacjaPraca dotyczy badań efektywności adaptacyjnego algorytmu ewolucyjnego (AEA)zastosowanego do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania rozpraszanej przez nie mocy. W wyniku obniżenia poziomu mocy pobieranej przez układ mikroelektroniczny uzyskuje się zmniejszenie szczytowej i średniej temperatury układu scalonego co z kolei prowadzi do wzrostu niezawodności całego systemu. Podczas przeprowadzonych...
-
Identyfikacja nieparametryczna systemów farmakokinetycznych metodą funkcji korelacji.
PublikacjaW pracy omówiono metodę funkcji korelacji, przedstawiono jej ograniczenia numeryczne oraz pobudzenia zapewniające maksymalną dokładność estymat odpowiedzi impulsowej w tej metodzie: szum biały oraz pobudzenia PRBS.
-
Identyfikacja parametryczna modeli systemów farmakokinetycznych na podstawie pobudzenia optymalnego według kryterium optymalizacji czułościowej
PublikacjaPrzedstawiono identyfikację parametryczną modeli systemów farmakokinetycznych opisanych w kategoriach zmiennych stanu. Identyfikacja przeprowadzana jest na podstawie pobudzenia optymalnego według kryterium optymalizacji czułościowej, na które nałożono dodatkowe ograniczenia na energie i czas trwania.
-
Identyfikacja stałych przepływu modeli systemów farmakokinetycznych opisanych równaniami stanu. VII Ogólnopolska Konferencja Przepływów Wielofazowych.
PublikacjaPrzedstawiono identyfikację parametrów (stałych przepływu) modeli systemów farmakokinetycznych opisanych równaniami stanu.Estymowane wartości parametrów zapewniają najlepsze dopasowanie odpowiedzi modelu do danych pomiarowych. Estymację przeprowadzono metodą największej wiarygodności na podstawie pobudzenia optymalnego według kryterium optymalizacji czułościowej oraz pobudzenia impulsowego.
-
Improved top hat and ushaped resistors for huigh precision laser trimming.
PublikacjaPrzedstawiono nowe podejście do poprawy charakterystyk strojenia rezystorów warstwowych typu ''kapelusza'' i typu ''U'' z cięciem prostym pośrodku struktury polegająca na wprowadzeniu zaworki przewodzącej w górnej części rezystora. Umożliwia to eliminację lokalnych przegrzewów oraz zwiększenia dokładności strojenia i wzrostu stabilności.
-
Internal friction in pure Co and CoPt alloy during ordering
PublikacjaZbadano tarcie wewnętrzne, wskaźnik modułu sprężystości postaciowej i podatność magnetyczną stopu CoPt (50% at. Pt) w stanie nieuporządkowanym, uzyskanym w wyniku oziębienia, podczas wyżarzania do 850 K przy wzrostach temperatury 6K/min. i 2K/min., stosując odwróconą skręcarkę wahadłową. Zaobserwowano maksimum tarcia wewnętrznego w CoPt przy 700 K oraz w monokrysztale kobaltu w 720 K w pobliżu martenzytycznej przemiany fazowej,...
-
Large dynamic range high frequency fully differential CMOS transconductanceamplifier.
PublikacjaW pracy zaproponowano nową koncepcję układową w pełni różnicowego wzmacniacza transkonduktancyjnego CMOS o dużym zakresie dynamiki i szerokim pasmie częstotliwości. Przeprowadzone badania teoretyczne i symulacyjne potwierdziły małe zniekształcenia harmoniczne (THD), szerokie pasmo przenoszonych częstotliwości oraz duży zakres dynamiki dla sygnałów różnicowych.
-
Ogólna struktura filtrów Gm-LC czasu ciągłego.
PublikacjaW pracy przedstawiono ogólny model filtrów Gm-LC czasu ciągłego oraz jego opis macierzowy. Wykazano, że dowolny filtr aktywny tej klasy zarówno trybu napięciowego jak i prądowego jest szczególnym przypadkiem opracowanej struktury. Przedstawione rozważania teoretyczne zilustrowano reprezentatywnym przykładem dolnoprzepustowego układu eliptycznego filtru Gm-LC dowolnego(nieparzystego) rzędu.
-
Programowalna macierz analogowa CMOS
PublikacjaOpisano programowalny wzmacniacz transkonduktancyjny oraz konfigurowalny blok analogowy CAB (Configurable Analog Block) składający się ze wzmacniacza transkonduktacyjnego, kluczy sygnałowych oraz programowalnego kondensatora.
-
Projektowanie filtrów IIR przy zastosowaniu algorytmu ewolucyjnego
PublikacjaW pracy zaprezentowano metodę projektowania filtrów cyfrowych IIR (InfiniteImpulse Response) przy wykorzystaniu algorytmu ewolucyjnego w dwóch wariantach. W pierwszym projektowane są filtry w taki sposób, aby ich charakterystyki amplitudowe spełniały postawione założenia. W drugim wariancie przedstawiono możliwość polepszenia charakterystyk fazowych filtrów IIR. Otrzymane rezultaty są porównane z wynikami otrzymanymi podczas projektowania...
-
Realizacja algorytmów szyfrowania symetrycznego w układach FPGA Xilinx Virtex II.
PublikacjaW pracy zaprezentowano realizację algorytmów szyfrowania symetrycznego w układach FPGA firmy Xilinx z najnowszej rodziny Virtex II. Podkreślono zalety użycia układów programowalnych w systemach kryptograficznych w stosunku do układów ASIC oraz rozwiązań programowych. Przedstawiono struktury szyfrów blokowych Rijndael, Serpent i Twofish oraz moduły składowe i sposób ich realizacji w układach FPGA. Porównano architektury przetwarzania...
-
Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis.
PublikacjaW pracy przedstawiono adaptacyjny algorytm ewolucyjny zastosowany do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania pobieranej przez nie mocy. Prowadzi to do redukcji szczytowej i średniej temperatury układu scalonego. Dzięki temu uzyskuje się wzrost niezawodności projektowanych układów scalonych.
-
Regularnie zmienny krok obliczeń w analizach układów impulsowego przetwarzania mocy.
PublikacjaPrzedstawiono propozycję nowej techniki sterowania krokiem obliczeń regularnie zmienny krok obliczeń. Technika ta daje zadowalające wyniki, z punktu widzenia dokładności obliczeń oraz szybkości obliczeń, w analizach układów impulsowego przetwarzania mocy, w których skokowe zmiany prądów i napięć w układzie związane są tylko z falą sterującą kluczem, a nie z właściwościami układu.
-
Sprawność konwersji modułu fotowoltaicznego i straty energetyczne
PublikacjaW pracy przedstawiono zagadnienia wpływu warunków eksploatacji ogniw fotowoltaicznych na sprawność konwersji i związane z tym procesem straty energetyczne. Omówiono metodę wyznaczania punktu maksymalnej mocy w zmieniających się warunkach nasłonecznienia i temperatury. Poruszono perspektywy rozwoju technologii produkcji i zastosowania ogniw PV na świecie w najbliższych latach, w szczególności możliwości zwiększenia sprawności konwersji...
-
Tolerance Analysis of Continuous Time Gm-C Filters.
PublikacjaW pracy opisano metodę analizy tolerancji dla filtrów Gm-C dowolnego typu i rzędu. Opracowano odpowiednie formuły analityczne korzystając z ogólnego modelu filtrów tej klasy oraz zunifikowanego opisu macierzowego. W końcowej części pracy przedstawiono wybrane przykłady zastosowań proponowanej procedury z włączeniem analizy metody najgorszego przypadku dla filtrów Gm-C wysokiego rzędu.
-
Tranzystory organiczne
PublikacjaW artykule przedstawiono budowę, zasady działania i niektóre podstawowe charakterystyki organicznych tranzystorów polowych w oparciu o przegląd najnowszych publikacji naukowych dotyczących tematu. Omówiono tranzystory cienkowarstwowe TFT i typu SIT wykonane uproszczoną technologią z elastycznych i częściowo uporządkowanych materiałów organicznych. Zwrócono uwagę na koncepcję tranzystora molekularnego.
-
Właściwości dynamiczne filtrów Gm-C zmiennych stanu trybu napięciowego i prądowego
PublikacjaW pracy przedstawiono analizę zakresu dynamicznego dla filtrów Gm-C zmiennych stanu realizowanych w strukturach napięciowych i prądowych. W analizie wykorzystano ogólny model filtrów Gm-C oraz jego opis algebraiczny. W przypadku filtrów napięciowych opierano się na wcześniejszych wynikach otrzymanych przez Groenewoldła. W przypadku struktur prądowych wzięto pod uwagę zależność transkonduktancji elementów aktywnych od częstotliwości....
-
Wpływ sprzężenia podłożowego na jakość pracy układów scalonych CMOS.
PublikacjaPraca dotyczy badania efektów sprzężenia podłożowego w układach scalonych CMOS. W oparciu o wyniki symulacji dwóch układów scalonych uzasadniono konieczność uwzględnienia modelu sprzężenia przez podłoże w procesie projektowym oraz konieczność i sposób przeprojektowania układów w celu zapewnienia ich poprawnej pracy.
-
Wykorzystanie języka VHDL do modelowania układów pracujących w logice wielowartościowej i arytmetyce resztkowej
PublikacjaW pracy przedstawiono bibliotekę zbudowaną w oparciu o język VHDL, przeznaczoną do symulacji elementów pracujących w logice wielowartościowej i w arytmetyce resztowej. Zaprezentowano również bramki prądowe - nowe elementy logiczne cechujące się znacznie mniejszym poziomem szumu cyfrowego. Pokazano przykłady sumatorów działających w logice wielowartościowej z podstawą N, lub w arytmetyce resztowej modulo N. Wyróżniającą cechą sumatorów...
-
Zastosowanie hybrydowych systemów ekspertowych do wspomagania projektowania układów elektronicznych.
PublikacjaW pracy przedstawiono koncepcję i praktyczną realizację obiektowo zorientowanego hybrydowego systemu ekspertowego sterowanego regułami, współpracującego ze sztuczną siecią neuronową, systemem klasyfikatorów genetycznych i systemem z rozumowaniem sytuacyjnym. Jest to system hybrydowy i może być efektywnie wykorzystany do budowy złożonych systemów ekspertowych.
-
Zastosowanie układów FPGA w kryptografii.
PublikacjaW pracy przedstawiono podstawowe wymagania realizacji systemów kryptograficznych: fizyczne bezpieczeństwo, dużą przepustowość i możliwość zmiany algorytmów. Wykazano, że spośród przeanalizowanych technologii tylko układy programowalne spełniają wymienione założenia. W dalszej części opisano budowę układów FPGA, ich składowe bloki funkcjonalne oraz ogólny schemat działania algorytmów szyfrowania. Omówiono własności różnych trybów...
Rok 2004
-
Substrate noise-aware floorplanning for mixed-signal SOCs.
PublikacjaOpisano nową metodę projektowania systemów na chipie z uwzglednieniem minimalizacji szumu podłożowego. Optymalizacje rozmieszczenia bloków układowych na chipie uzyskuje się dzieki wykorzystaniu algorytmu ewolucyjnego minimalizującego funkcję celu uwzględniającą poziom szumu podłożowego.
Rok 2005
-
Hardware cryptography coprocessor for system on chip soft processor
PublikacjaW artykule przedstawiono realizację sprzętową i programową szyfrującejo i deszyfrującego algorytmu AES.Obydwie implementacje zostały zralizowane z wykorzystaniem układu Virtex II i przetestowane. Jako kryterium porónawcze wybrano zużycie zasobów układu oraz wydajność. Realizacja sprzętowa wykonuje operację szyfrowania 2 dekady szybcie niż wersja programowa, ale wymaga pięciokrotnie więcej zasobówIn this paper hardware and software...
-
Implementation of AES cryptography alghoritm in FPGA
PublikacjaW artykule przedstawiono porównanie dwóch realizacji algorytmu kryptograficznego AES w układzie programowalnym FPGA. W pierwszej wersji zrealizowano algorytm prosty i odwrotny łącznie z modułami sprzętowej realizacji rozwijania klucza. W drugiej wersji klucze są rozwijane programowo poprzez wbudowany procesor. Obie realizacje zostały przetestowane praktycznie na płytce prototypowej. Przedstawiono osiągnięte przepustowości jak również...
-
New trim configurations for laser trimmed thick-film resistors - theoretical analysis, numerical simulation and experimential verification
PublikacjaW pracy przedstawiono nowe podejście do korekcji rezystorów warstwowych polegające na wytwarzaniu dodatkowego kontaktu w celu rozszerzenia zakresu korekcji i uproszczenia projektowania. Ponadto zaprezentowano nową szybką metodę wyznaczania charakterystyk korekcyjnych a także weryfikację eksperymentalną. Przedstawiono wyniki w postaci zakresów korekcji i względnych przyrostów rezystancji w funkcji kształtu dodatkowego kontaktu oraz...
-
Substrate noise modeling in early floorplanning of MS-SOCs.
PublikacjaW pracy zaproponowano model częstotliwościowy bloków analogowych wrażliwych na zakłócenia oraz bloków cyfrowych generujących zakłócenia w systemach mieszanych realizowanych na wspólnym podłożu krzemowym. Zaproponowane modele zostały wykorzystane w oprogramowaniu optymalizującym rozmieszczenie bloków funkcjonalnych na struktórze krzemowej. Dzieki użyciu procedur optymalizacyjnych uzyskano znaczącą redukcje poziomu zakłóceń przy...
Rok 2006
-
Cyfrowa architektura systemu rozmytego
PublikacjaW artykule przedstawiono architekturę cyfrowego systemu rozmytego. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowującej reguły. Wykorzystana technika adresowania znacznie przyspiesza proces obliczeń w porównaniu do szeregowego przetwarzania reguł. Dodatkowo mozliwe jest wykorzystanie w systemie zbiorów rozmytych o różnej szerokości podstaw, a także różnych kształtach funkcji...
-
Evolutionary design and optimization of combinational digital circuits with respect to transistor count.
PublikacjaW artykule przedstawiono możliwość wykorzystania algorytmu ewolucyjnego do projektowania i optymalizacji cyfrowych układów kombinacyjnych w odniesieniu do liczby tranzystorów. Zastosowano chromosomy o budowie wielowarstwowej zwiększające wydajność algorytmu. Zaprojektowano, wykorzystując zaproponowaną metodę, cztery układy kombinacyjne o tabelach logicznych wybranych z literatury. Uzyskane wyniki są w wielu przypadkach lepsze...
-
Evolutionary optimization of combinational digital circuits with current-mode gates with respect to transistor count
PublikacjaW artykule przedstawiono metodę ewolucyjnej minimalizacji liczby tranzystorów w cyfrowym układzie kombinacyjnym, zrealizownaym z wykorzystaniem bramek pracujących w trybie prądowym. W zastosowanym algorytmie ewolucyjnym zastosowano chromosomy o budowie wielowarstwowej, przez co zwiększono wydajność optymalizacji. Wyniki otrzymane z wykorzystaniem proponowanej metody zostały porównane z rezultatami osiągniętymi za pomocą map Karnough...
-
Ewolucyjna minimalizacja poboru mocy podczas procesu testowania kombinacyjnych układów cyfrowych
PublikacjaW artykule przedstawiono zastosowanie algorytmu ewolucyjnego do minimalizacji poboru mocy podczas procesu testowania kombinacyjnych układów cyfrowych. Przy użyciu proponowanej metody dokonano wyboru kolejności podawania na wejścia układu wektorów testowych, aby liczba przełączeń bramek wchodzących w jego skład była jak najmniejsza. Pod uwagę wzięto cztery układy wybrane z literatury. Otrzymane wyniki wskazują, że możliwe jest...
-
General Active-RC filter model for computer-aided design
PublikacjaW pracy przedstawiono ogólną topologię filtru aktywnego RC czasu ciągłego. Proponowany model umożliwia zunifikowaną analizę wszystkich możliwych realizacji układowych filtrów aktywnych RC jako szczególnych przypadków danej struktury ogólnej. Poprawność modelu teoretycznego została zweryfikowana poprzez symulacje w programie SPICE.
-
Network on Chip implementation using FPGAs resources
PublikacjaW artykule przedstawiono implementację sieci typu ''Network on Chip'' w układach FPGA. Sieci typu ''Network on Chip'' stały się bardzo interesującym i obiecującym rozwiązaniem dla systemów typu ''System on Chip'' które charakteryzują się intensywną komunikacją wewnętrzną. Ze względu na inne paradygmaty projektowania nie ma obecnie dostępnych efektywnych platform do budowy prototypów sieci typu ''Network on Chip'' i ich weryfikacji....
-
Noise modeling of static CMOS gates for low-noise circuit synthesis
PublikacjaW artykule przedstawiono efektywną metodę modelowania widma szumu napięcia zasilającego generowanego przez statyczne bramki cyfrowe CMOS. Metoda modelowania uwzględnia krótkie impulsy prądowe powstające w czasie przełączania bramek i pozwala oszacować górne limity widma szumu napięcia zasilającego co umożliwia niskoszumową syntezę układów cyfrowych.
-
Optimal inputs in pharmacokinetics model's identification
PublikacjaW pracy przedstawiono zagadnienie optymalizacji pobudzeń dla identyfikacji parametrycznej kompartmentowych modeli zmiennych stanu SISO systemów farmakokinetycznych. Zaimplementowano kryterium w postaci śladu macierzy informacyjnej Fishera (kryterium czułościowe). Rozważono klasę pobudzeń dopuszczalnych o ograniczonej energii, gdyż w przypadku wielu leków zbyt szybkie ich podawanie wiąże się z występowaniem skutków ubocznych. Zadanie...
-
Projektowanie niskonapięciowych filtrów analogowych CMOS z kompresją przetwarzanych sygnałów
Publikacja -
Sprzętowa i programowa realizacja algorytmu szyfrującego AES = Hardware and software implementation of AES algorithm
PublikacjaW artykule przedstawiono sprzętową i programową realizację algorytmu szyfrującego i deszyfrującego AES. Obydwie implementacje zostały zrealizowane z wykorzystaniem platformy Virtex-II i praktycznie zweryfikowane. Jako kryteria do porównania wybrano: zużycie zasobów, przepustowość i zużycie mocy. Wersja sprzętowa charakteryzuje się 190-krotnie większą przepustowością, 80-krotnie mniejszym zużyciem energii na przetworzenie jednego...
-
Stałoprądowy model tranzystora mos dla zakresu przed- i nadprogowego
PublikacjaZaprezentowano spójny fizycznie, stałoprądowy, jednosekcyjny model opisujący pracę tranzystora MOS zarówno w zakresie przed- i nadprogowym, jak również w zakresie liniowym (triodowym) i nasycenia (pentodowym). Przedstawiono założenia modelu fizycznego w przestrzeni 2-D i jego transformację do modelu quasi-dwuwymiarowego praz zademonstrowano wyniki weryfikacji eksperymentalnej modelu. Model spełnia warunek symetrii Gummel'a
-
Sterowane elektrycznie pojemności stosowane w mikroelektronice
PublikacjaPraca prezentuje aktualny stan wiedzy o stosowanych w mikroelektronice elektrycznie sterowanych zmiennych pojemnościach. Omawiana jest budowa i podstawowe charakterystyki trzech rodzajów takich pojemności: diodowych (złączowych), MEMS i BST na podstawie przeglądu publikacji naukowych z lat 1964-2004.
-
Techniki sterowania krokiem obliczeń w analizach UIPM
PublikacjaPrzedstawiono uniwersalną technikę sterowania krokiem obliczeń w analizach UIPM. Bazuje ona na znanym cyklu sterowania kluczamioraz o LBO algorytmu dyskretyzacji układu. Proponowana metoda radykalnie redukuje ilość operacji numerycznych co powoduje skrócenie czasu obliczeń. Jak się wydaje proponowana metoda może stanowić uniwersalne narzędzie sterowania krokiem obliczeń w analizach układów kluczowanych. Rozważania zilustrowano...
-
XLVII-lecie pracy naukowo-dydaktycznej profesora Rromualda Zielonko
PublikacjaPrzedstawiono biografię naukową oraz przegląd dorobku dydaktycznego i organizacyjnego Profesora Romualda Zielonko, profesora zwyczajnego, byłego Prodziekana ds. Naukowych, aktualnie Kierownika Katedry Metrologii i Systemów Elektronicznych, którego cała działalność zawodowa związana jest z Wydziałem Elektroniki, Telekomunikacji i Informatyki Politechniki Gdańskiej.
-
Zastosowanie algorytmów splotowych w syntezie cyfrowych sterowników przetwornic impulsowych
PublikacjaW pracy przedstawiono koncepcję zastosowania rekursywnych algorytmów splotowych do dyskretyzacji transmitancji małosygnałowych przetwornic impulsowych jako efektywną metodę syntezy korektorów wchodzących w skłąd sterowników cyfrowych. Użycie proponowanych metod dyskretyzacji zapewnia zachowanie stabilności wzorców analogowych jak również umożliwia osiągnięcie wysokiej dokładności aproksymacji, która może być dowolnie podwyższana...
Rok 2007
-
A current-controlled FET
PublikacjaA novel semiconductor device, viz., Horizontally-Split-Drain Current-Controlled Field-Effect Transistor (HSDCCFET) with two control electrodes is proposed in this works. For the sake of brevity, the device can be called a CCFET. Operating principle of the proposed transistor is based on one of the galvanomagnetic phenomena, the Biot-Savart-Laplace law and a Gradual Channel Detachment Effect (GCDE). The transistor is dedicated...
-
A low-voltage CMOS negative impedance converter for analogue filtering applications
PublikacjaLow-voltage high-frequency continuous-time filters are still required in many applications and are the subject of continuing research. There are many techniques to realize integrated filters, including OTA C, Opamp RC and MOSFET-C-Opamp. The latter two show high dynamic range at low supply voltage, but their frequency operating range is usually limited to several megahertz. Transconductance filters are dedicated to higher frequencies....
-
Algorytm detekcji obiektów ruchomych metodą odejmowania tła dla sprzętowej relizcji w sieci sensorowej.
PublikacjaW artykule opisano algorytm detekcji obiektów ruchomych, nadający się do implementcji sprzętowej i przeznaczony do monitorownia pojazdów uczestniczących w ruchu ulicznym, obserwowanych przez stacjonarną kamerę niskiej rozdzielczości. Algorytm przewidziany jest do zastosownia w sieciach sensorowych.
-
Algorytmy ewolucyjne o wielowarswowych chromosomach i ich zastosowania w elektronice
PublikacjaW artykule przedstawiono koncepcje chromosomów wielowarstwowych w algorytmach ewolucyjnych. Ukazano strukturę chromosomu wielowarstwowego oraz opisano możliwe zastosowania algorytmów ewolucyjnych z jego wykorzystaniem. Omówiono zastosowanie algorytmu ewolucyjnego z wielowarstwowym chromosomem do: projektowania i optymalizacji kombinacyjnych układów cyfrowych budowanych zarówno w oparciu o bramki napięciowe jak i bramki prądowe,...
-
COMPARISON OF SOFTWARE AND HARDWARE REALIZATION OF AES CRYPTOGRAPHIC ALGORITHM
PublikacjaIn this paper hardware and software realization of direct and inverse AES cryptographic algorithm is presented. Both implementations were made using the Virtex-II FPGA and were practically tested. As the criteria of comparison, the resource utilization, achieved performance and power dissipation were chosen. Hardware realization increases throughput of conversion about 190 times over software implementation and decreases the energy...
-
Design of IIR digital filters with non-standard characteristics using differential evolution algorithm
PublikacjaW artykule przedstawiono zastosowanie algorytmu ewolucji różnicowej do projektowania filtrów cyfrowych o niestandardowych charakterystykach. Przy użyciu tego algorytmu zaprojektowano trzy filtry z charakterystykami amplitudowymi: liniowo narastającą, liniowo opadającą i nieliniowo narastającą. Filtry uzyskane tą metodą są stabilne i ich charakterystykispełniają wszystkie założenia projektowe.
-
Dwuwymiarowy obraz zjawisk w tranzystorze MOS - badania numeryczne
PublikacjaZaprezentowano wyniki badań numerycznych, z których wynika, że w tranzystorze MOS występuje zjawisko łagodnego odrywania się kanału i zjawisko powiększania grubości kanału. Obydwa zjawiska można uwzględnić w quasi-dwuwymiarowym modelowaniu pracy tranzystora polowego, dzięki czemu można opracowywać dokładniejsze modele analityczne takiego przyrządu półprzewodnikowego.
-
Horizontally-split-drain MAGFET - a highly sensitive magnetic field sensor
PublikacjaWe propose a novel magnetic field sensitive semiconductor device, viz., Horizontally-Split-Drain Magnetic-Field Sensitive Field-Effect Transistor (HSDMAGFET) which can be used to measure or detect steady or variable magnetic fields. Operating principle of the transistor is based on one of the galvanomagnetic phenomena and a Gradual Channel Detachment Effect (GCDE) and is very similar to that of Popovic and Baltes's SDMAGFET. The...
-
Implementacja cyfrowego równoległego systemu rozmytego w układzie FPGA
PublikacjaW artykule przedstawiono praktyczną implementację cyfrowego równoległego systemu rozmytego w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowującej reguły. W proponowanym systemie proces wnioskowania przebiega równolegle dla aktywowanych reguł.
-
Implementacja cyfrowego systemu rozmytego w układzie FPGA
PublikacjaW artykule przedstawiono praktyczną implementację cyfrowego systemu rozmytego w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowujacej reguły. Wykorzystana technika adresowania znacznie przyspiesza proces obliczeń w porównaniu do szeregowego przetwarzania reguł.
-
Implementacja cyfrowego systemu rozmytego z dwukanałowym blokiem wnioskowania w układzie FPGA
PublikacjaW artykule przedstawiono praktyczną implementację cyfrowego systemu rozmytego z dwukanałowym blokiem wnioskowania w układzie FPGA. Poszczególne zbiory rozmyte posiadają swój kod, który wykorzystywany jest do adresowania pamięci przechowującej reguły. Wykorzystanie techniki adresowania, a także równoległego wnioskowania znacznie przyspiesza proces obliczeń.
-
Kompresja wartości chwilowej sygnału - nowe podejście w analogowym przetwarzaniu sygnałów
PublikacjaObecnie, w elektronice występuje silny trend w kierunku obniżenia napięć zasilania urządzeń. Jest to wymuszone tym, iż wiele z tych urządzeń jest przenośnych i zasilanych bateryjnie, na przykład telefony komórkowe. Aby efektywnie wydłużyć czas pracy baterii, pobór mocy urządzenia musi zostać obniżony. Jakkolwiek, niskie napięcie zasilania powoduje znaczne utrudnienia w przetwarzaniu sygnałów analogowych. Amplitudy przetwarzanych...
-
Komputerowa weryfikacja układów cyfrowych CMOS utworzonych z podukładów zasilanych ze źródeł o różnych wartościach napięcia
PublikacjaW pracy zaprezentowano wyniki komputerowej weryfikacji cyfrowego układu CMOS utworzonego z klastrów, z których każdy jest zasilany odpowiednio malejącymi wartościami napięć. Zbiór klastrów został utworzony przy pomocy algorytmu ECA (Evolutionary Clustering Algorithm) dla potrzeb redukcji mocy pobieranej ze źródła zasilającego. Otrzymane rozwiązanie, charakteryzujące się zmniejszeniem zapotrzebowania na moc, nie powoduje pogorszenia...
-
Magnetic field microsensor based on GaAs MESFET
PublikacjaA novel concept of the drain separation design in a horizontally-split-drain GaAs MAGFET sensor, based on epitaxial layer growth, was developed. Proper choice of GaAs/AlAs/GaAs epitaxial layer sequence provided good electrical isolation between the drain regions. The measured leakage current between the drain regions was in the range of nA for up to 2V drain voltage bias difference. Performed analytical and numerical calculations...
-
MEMS based voice message system for elevators
PublikacjaW artykule przedstawiono implementację systemu głosowych komunikatów w windach. Prezentowany system posiada unikalną cechę polegającą na tym, że do działania nie potrzebuje połączenia z systemem sterującym windy. Zasilany z baterii lub akumulatorów może być zamontowany w ścianie windy, wymaga tylko prostej kalibracji. System oparty jest na akcelerometrach MEMS dokonujących pomiaru przeciążeń w kabinie windy. W artykule przedstawiono...
-
Metody sprzętowej implementacji kryptografii odpornej na kryptoanalizę
PublikacjaW pracy zaprezentowano problematykę kryptoanalizy implementacji sprzętowych bazującej na informacji z kanału bocznego. Opisano rodzaje ataków pasywnych ze szczególnym uwzględnieniem analizy czasowej i analizy poboru mocy. Przedstawiono podstawowe metody zapobiegania atakom. Zaproponowano metodę projektowania wykorzystującą wyrównywanie mocy w asynchronicznych układach kombinacyjnych oraz w układach synchronicznych. Dokonano implementacji...
-
Optymalizacja sygnału testującego dla potrzeb identyfikacji modeli procesów biologicznych i medycznych
PublikacjaRozprawa poświęcona jest optymalizacji sygnału testującego dla celów identyfikacji modeli procesów biologicznych i medycznych. Zagadnienie to zawiera się w szerszym zagadnieniu optymalizacji eksperymentu, polegającym na poszukiwaniu tej wartości wybranej zmiennej eksperymentu (w rozprawie jest to sygnał testujący), która zapewni maksimum obranego kryterium optymalności. Optymalizacja eksperymentu jest szczególnie istotna w zastosowaniach...
-
Porównanie właściwości układów tłumienia zakłóceń podłożowych
PublikacjaOmówiono wybrane metody redukcji zakłóceń w systemach mikroelektronicznych ze szczególnym uwzględnieniem układów aktywnych. Zaproponowano wtórnik przeciwsobny do tłumienia zakłóceń podłożowych, dzięki czemu uzyskano lepsze tłumienie zakłóceń na wysokich częstotliwościach w porównaniu do układów klasycznych.
-
Projektowanie filtrów cyfrowych IIR o nietypowych charakterystykach przy użyciu algorytmu ewolucji różnicowej
PublikacjaW artykule przedstawiono zastosowanie algorytmu ewolucji różnicowej do projektowania filtrów cyfrowych o nietypowych charakterystykach amplitudowych. Przy użyciu proponowanej metody zaprojektowano trzy filtry o charakterystykach: liniowo narastającej, liniowo opadającej oraz nieliniowo narastającej. Opisane tą metodą filtry są stabilne a ich charakterystyki amplitudowe spełniają wszystkie założenia projektowe.
-
Projektowanie filtrów OTA C z kompresją wartości chwilowej przetwarzanych sygnałów
PublikacjaW referacie omówiono podstawowe zagadnienia związane z projektowaniem i realizacją w technologii CMOS filtrów analogowych OTA C z kompresją wartości chwilowej typu pierwiastek kwadratowy (ang. square root domain filters). Przedstawiono również wyniki pomiarów wykonanego w technologii CMOS 0.35mm (AMS) scalonego filtru 6 go rzędu z kompresją typu pierwiastek kwadratowy.
-
Realizacja scalonego filtru kanałowego CMOS do wielosystemowego odbiornika telefonii bezprzewodowej
PublikacjaW pracy przedstawiono projekt i realizację fizyczną scalonego filtru kanałowego przeznaczonego do wielosystemowego odbiornika telefonii bezprzewodowej. Przedstawiony filtr aktywny wykonano w technice RC w technologii 0,35 um CMOS
-
Realizacja scalonego filtru kanałowego CMOS do wielosystemowego odbiornika telefonii bezprzewodowej
PublikacjaW pracy przedstawiono projekt i realizację fizyczną i wyniki pomiarowe scalonego filtru kanałowego wielosystemowego odbiornika telefonii bezprzewodowej. Przedstawiony filtr aktywny wykonano w technice RC w technologii 0,35 um CMOS
-
Scalony analogowy filtr kanałowy CMOS wielosystemowego odbiornika komunikacji bezprzewodowej
PublikacjaNa przestrzeni ostatnich lat powstało wiele nowych standardów komunikacji bezprzewodowej, co prowadzi do zwiększonego zapotrzebowania na urządzenia wielosystemowe. Konieczność zmniejszenia kosztów produkcji, obniżenia pobieranej mocy i zmniejszenia rozmiarów tych urządzeń zmusza do poszukiwania nowych rozwiązań układowych. Jednym z ważniejszych bloków toru odbiornika telefonii bezprzewodowej jest dolnoprzepustowy filtr kanałowy....
-
Sprzętowa realizacja rozmytego sterownika elektrycznego wózka inwalidzkiego
PublikacjaW artykule przedstawiono cyfrowy system rozmyty przeznaczony do sterowania wózkiem inwalidzkim. w tym celu opracowano dedykowaną architekturę systemu, którą następnie zasymulowano w układzie reprogramowalnym FPGA. Przedstawiono wejściowe i wyjściowe zmienne lingwistyczne oraz ich funkcje przynależności, na podstawie których opracowano bazę reguł rozmytych. Proponowany rozmyty system współracuje z elektrycznymi silnikami napędowymi...
-
Stałoprądowy model tranzystora typu HSD MAGFET
PublikacjaZaproponowano stałoprądowy model dwudrenowego tranzystora polowego typu HSD MAGFET, wykorzystywanego jako czujnik pola magnetycznego o dużej czułości na zmiany pola magnetycznego i dużej geometrycznej rozdzielczości pomiarowej. Zaprezentowany model odzwierciedla zjawisko podziału prądu płynącego w kanale tranzystora na prądy drenów i uwzględnia wzajemne oddziaływanie napięć drenów VDS1 i VDS2 na prady drenów ID1 i ID2 poprzez wprowadzenie...
-
Supply current spectrum estimation of digital cores at early design
PublikacjaPrzedstawiono nową aproksymacyjną metodę obliczania widma prądu zasilania układów cyfrowych. Metoda oparta jest na charakterystyce impulsów prądowych w kategoriach ich czasu narastania, opadania i długości impulsu. Górną granicę widma (obwiednię) można obliczyć posługując się gęstością prawdopodobieństwa zmian stanu sygnałów w węzłach układu cyfrowego. W odróżnieniu od znanych metod, metoda proponowana wykorzystuje ograniczoną...
-
Właściwości sterowników przetwornic dc-dc opartych na algorytmach splotowych
PublikacjaW pracy przedstawiono wybrane problemy projektowania cyfrowych sterowników przetwornic impulsowych. Szczególny nacisk położono na syntezę umożliwiającą implementację sprzętową kontrolerów w oparciu o tanie technologie CMOS charakteryzujące się znacznymi ograniczeniami na szybkość działania bloków funkcjonalnych. Zaprezentowano symulacje porównawcze właściwości klasycznych korektorów cyfrowych uzyskanych na podstawie prototypu analogowego...
-
Wydobywanie informacji diagnostycznej w obrazowaniu mózgu techniką MRI przy wykorzystaniu identyfikacji parametrycznej
PublikacjaDane MRI wykorzystano w pracy do oceny perfuzji tkanek mózgowych. Obrazowanie perfuzji z wykorzystaniem pomiarów MRI jest szeroko stosowane w praktyce klinicznej do diagnozowania guzów, demencji, choroby Alzheimera i innych. W modelowania danych MRI wykorzystano parametryczny model trzykompartmentowy. Parametry modelu estymowane są na podstawie danych eksperymentalnych: sygnału mierzonego w tętnicy mózgowej oraz sygnału mierzonego...
-
Zastosowanie algorytmu ewolucyjnego do trenowania jednokierunkowych płaskich sztucznych sieci neuronowych
PublikacjaW artykule przedstawiono zastosowanie algorytmu ewolucyjnego do trenowania jednokierunkowych, płaskich, sztucznych sieci neuronowych. Przy użyciu proponowanej metody wytrenowano trzy sieci neuronowe do klasyfikacji problemu parity-3, parity-4 oraz parity-5. Otrzymane wyniki porównano z wynikami uzyskanymi przy użyciu metody wstecznej propagacji błędu ze wględu na liczbę iteracji potrzebną do wytrenowania danej sieci oraz ze względu...
-
Zastosowanie kompresji wartości chwilowej w analogowym przetwarzaniu sygnałów
PublikacjaKompresja wartości chwilowej sygnału jest metodą alternatywną w stosunku do klasycznej kompresji obwiedni. W referacie omówiono podstawowe zagadnienia związane z projektowaniem i realizacją w technologii CMOS filtrów analogowych z kompresją wartości chwilowej typu pierwiastek kwadratowy. Przedstawiono również wyniki pomiarów wykonanego w technologii CMOS 0.35mm scalonego filtru 6 go rzędu z kompresją typu pierwiastek kwadratowy.