Nie znaleźliśmy wyników w zadanych kryteriach!
Ale mamy wyniki w innych katalogach.Filtry
wszystkich: 508
-
Katalog
- Publikacje 291 wyników po odfiltrowaniu
- Czasopisma 1 wyników po odfiltrowaniu
- Wydawnictwa 4 wyników po odfiltrowaniu
- Osoby 127 wyników po odfiltrowaniu
- Projekty 4 wyników po odfiltrowaniu
- Laboratoria 1 wyników po odfiltrowaniu
- Zespoły Badawcze 1 wyników po odfiltrowaniu
- Aparatura Badawcza 1 wyników po odfiltrowaniu
- Kursy Online 32 wyników po odfiltrowaniu
- Wydarzenia 14 wyników po odfiltrowaniu
- Dane Badawcze 32 wyników po odfiltrowaniu
Wyniki wyszukiwania dla: KOMPRESJA FALKOWA
-
Wykorzystanie analizy falkowej do odszumiania oraz kompresji sygnałów
Publikacjaw pierwszej części referatu przedstawiono informacje teoretyczne dotyczące analizy falkowej. szczegółowo omówione zostały cwt, dwt oraz pakiety falkowe. druga część referatu to zastosowanie praktyczne falek do poprawy jakości oraz kompresji sygnałów 1d oraz 2d.
-
Zastosowanie kompresji wartości chwilowej w analogowym przetwarzaniu sygnałów
PublikacjaKompresja wartości chwilowej sygnału jest metodą alternatywną w stosunku do klasycznej kompresji obwiedni. W referacie omówiono podstawowe zagadnienia związane z projektowaniem i realizacją w technologii CMOS filtrów analogowych z kompresją wartości chwilowej typu pierwiastek kwadratowy. Przedstawiono również wyniki pomiarów wykonanego w technologii CMOS 0.35mm scalonego filtru 6 go rzędu z kompresją typu pierwiastek kwadratowy.
-
Kompresja wartości chwilowej sygnału - nowe podejście w analogowym przetwarzaniu sygnałów
PublikacjaObecnie, w elektronice występuje silny trend w kierunku obniżenia napięć zasilania urządzeń. Jest to wymuszone tym, iż wiele z tych urządzeń jest przenośnych i zasilanych bateryjnie, na przykład telefony komórkowe. Aby efektywnie wydłużyć czas pracy baterii, pobór mocy urządzenia musi zostać obniżony. Jakkolwiek, niskie napięcie zasilania powoduje znaczne utrudnienia w przetwarzaniu sygnałów analogowych. Amplitudy przetwarzanych...
-
Stan awaryjny fundamentu blokowego pod kompresor
PublikacjaW ARTYKULE STANOWIĄCYM ROZDZIAŁ MONOGRAFII PRZEDSTWIONO OPIS USZKODZEŃ FUNDAMENTU BLOKOWEGO USYTUOWANEGO NA TERENIE ZAKŁĄDU PRZEMYSŁOWEGO. ZAMIESZCZONO WYNIKI PRZEDSTAWIONEJ ANALIZY NUMERYCZNEJ ORAZ WSKAZANO KIERUNKI PROWADZENIA PRAC NAPROWACZYCH
-
Projektowanie niskonapięciowych filtrów analogowych CMOS z kompresją przetwarzanych sygnałów
Publikacja -
Cyfrowy akcelerator wybranych modułów standardu kompresji wideo H.264
PublikacjaW artykule przedstawiono konfigurowalny cyfrowy akcelerator estymacji ruchu przeznaczony dla enkodera wideo standardu H.264. Akcelerator został zaimplementowany w technologii FPGA oraz w układzie ASIC w technologii UMC 90 nm. Obie implementacje zostały zweryfikowane, a szczegółowe wyniki pomiarów akceleratora ASIC zostały porównane z innymi dostępnymi w literaturze propozycjami. System został zoptymalizowany do współpracy z oprogramowaniem...
-
Cyfrowy akcelerator wybranych modułów standardu kompresji wideo H.264
PublikacjaW komunikacie przedstawiono konfigurowalny cyfrowy akcelerator estymacji ruchu (motion estimation) przeznaczony dla enkodera wideo standardu H.264. Akcelerator został wstępnie zaimplementowany w układzie FPGA VIRTEX6-VLX365T, a następnie w układzie ASIC w technologii UMC 90 nm. Obie implementacje zostały zweryfikowane pozytywnie, a szczegółowe wyniki symulacji i pomiarów akceleratora ASIC zostały porównane z innymi dostępnymi w...
-
Akcelerator transformacji DCT do kompresji obrazu w sensorach wizyjnych
PublikacjaW komunikacie przedstawiono konfigurowalny cyfrowyakcelerator transformacji DCT przeznaczony dla enkodera wideo standardu H.264. Akcelerator realizuje także odwrotnątransformacjęDCT oraz kwantyzację i dekwantyzację. Akcelerator początkowo zaimplementowano w układzie FPGA. Został on pomyślnie zweryfikowany, a następnie zaimplementowany w układzie ASIC w technologiiUMC 90 nm. Szczegółowe wyniki testów akceleratora ASIC zostały...
-
Akcelerator transformacji DCT do kompresji obrazu w sensorach wizyjnych
PublikacjaW komunikacie przedstawiono konfigurowalny cyfrowy akcelerator transformacji DCT przeznaczony dla enkodera wideo standardu H.264. Akcelerator realizuje także odwrotnątransformacjęDCT oraz kwantyzacjęi dekwantyzację. Akcelerator początkowo zaimplementowano w układzie FPGA. Zostałon pomyślnie zweryfikowany, a następnie zaimplementowany w układzie ASIC w technologii UMC 90 nm. Szczegółowe wyniki testów akceleratora ASIC zostały...
-
Latająca Kawiarenka Naukowa
PublikacjaW artykule opisano spotkanie Latającej Kawiarenki Naukowej mającej na celu popularyzację nauki z zakresu mechaniki konstrukcji oraz mostów. Kawiarenka zatytułowana „Mosty: cuda architektury i techniki” została zorganizowana przez Akademię Młodych Uczonych PAN oraz Koło Naukowe Mechaniki Budowli KoMBo.