Search results for: REDUKCJA POBORU MOCY UKŁADÓW VLSI CMOS
-
Projekt architektury komputerowego systemu do redukcji poboru mocy cyfrowych układów VLSI CMOS
PublicationW pracy przedstawiono architekturę komputerowego systemu redukcji poboru mocy w cyfrowych układach VLSI CMOS. Opisano przypadki użycia systemu, wynikający z nich podział na komponenty oraz założenia dotyczące danych wejściowych. Szczegółowo opisane zostały wszystkie komponenty wchodzące w skład systemu oraz ich zadania, a także główne cechy przedstawionej architektury, z których najważniejszą jest zapewnienie modułowej konstrukcji...
-
Porównanie wybranych algorytmów szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS.
PublicationSzeregowanie zadań stosowane dla potrzeb redukcji poboru mocy cyfrowych układów CMOS prowadzi do problemów NP trudnych. Stąd też brakuje analitycznych algorytmów gwarantu-jących uzyskanie optymalnego rozwiązania w akceptowalnym czasie. Praca prezentuje porównanie jakości rozwiązań wyznaczonych heurystycznymi algorytmami szeregowania zadań stosowanych na etapie syntezy wysokiego poziomu cyfrowych układów CMOS, które zostały uzyskane...
-
Porównanie wybranych algorytmów systemu APR dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
PublicationPraca dotyczy porównania czterech wybranych algorytmów wchodzacych w skład systemu APR (ang. Adaptive Power Reduction). Przeprowadzono weryfikację zmodyfikowanych heurystycznych algorytmów IIOI, UNILO i MAREL oraz nowego algorytmu hybrydowego (HSA) dla potrzeb syntezy wysokiego poziomu (HLS od ang. High Level Synthesis) z redukcją poboru mocy układów cyfrowych CMOS. Pozwalają one na zwiększenie poziomu redukcji mocy rozpraszanej...
-
Formalizm i metody szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
PublicationW pracy przedstawiono związki pomiędzy modelami formalnymi stosowanymi w klasycznym szeregowaniu zadań a metodami wykorzystywanymi w syntezie wysokiego poziomu układów cyfrowych CMOS. Zagadnienia optymalizacyjne pojawiające się w obu tych problemach mogą być w pewnym sensie transformowalne. Pozwala to na przenoszenie wybranych metod rozwiązań z jednego problemu do drugiego.
-
Algorytmiczne metody redukcji poboru mocy w układach CMOS
PublicationW pracy przedstawiono wybrane możliwości zredukowania poboru mocy układów CMOS z wykorzystaniem dwóch algorytmów szeregowania zadań w procesie syntezy wysokiego poziomu układów cyfrowych. Zaprezentowano dwa opracowane algorytmy, a mianowicie MAREL i UNILO, dla których utworzono odpowiednie programy pozwalające uzyskać redukcję mocy projektowanych układów CMOS. Przeprowadzone badania testowe przy pomocy standardowych benchmarków...
-
Ewolucyjna minimalizacja poboru mocy podczas procesu testowania kombinacyjnych układów cyfrowych
PublicationW artykule przedstawiono zastosowanie algorytmu ewolucyjnego do minimalizacji poboru mocy podczas procesu testowania kombinacyjnych układów cyfrowych. Przy użyciu proponowanej metody dokonano wyboru kolejności podawania na wejścia układu wektorów testowych, aby liczba przełączeń bramek wchodzących w jego skład była jak najmniejsza. Pod uwagę wzięto cztery układy wybrane z literatury. Otrzymane wyniki wskazują, że możliwe jest...
-
Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis.
PublicationW pracy przedstawiono adaptacyjny algorytm ewolucyjny zastosowany do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania pobieranej przez nie mocy. Prowadzi to do redukcji szczytowej i średniej temperatury układu scalonego. Dzięki temu uzyskuje się wzrost niezawodności projektowanych układów scalonych.
-
Projektowanie układów VLSI
e-Learning CoursesThe lecture tackles the problem of VLSI circuits design. In particular, emphasis is put on the physical design stage and more in-depth discussion of its sub-components. The lecture also focus on detailed explanation of selected numerical algorithms that are utilized in the course of physical design. Specialization: Microelectronic Systems
-
Wpływ sprzężenia podłożowego na jakość pracy układów scalonych CMOS.
PublicationPraca dotyczy badania efektów sprzężenia podłożowego w układach scalonych CMOS. W oparciu o wyniki symulacji dwóch układów scalonych uzasadniono konieczność uwzględnienia modelu sprzężenia przez podłoże w procesie projektowym oraz konieczność i sposób przeprojektowania układów w celu zapewnienia ich poprawnej pracy.
-
Wyznaczanie kosztów generacji/poboru i przesyłu mocy biernej w ramach usług systemowych.
PublicationJest to kolejny z referatów prezentujących wyniki obszernej pracy badawczej obejmującej złożoną problematykę sterowania poziomami napięć i rozpływem mocy biernej w systemie elektroenergetycznym (sterowanie U i Q). W pracy zaproponowano eliminację z tzw. skrośnego finansowania jednego rodzaju usług systemowych przez inny rodzaj. Konsekwentna wycena świadczonych usług i ich rozliczanie w ramach działań rynków usług systemowych będzie...
-
Zastosowanie rekurencyjnych algorytmów splotowych do symulacji układów impulsowego przetwarzania mocy
PublicationW pracy omówiono problemy związane z symulacją w dziedzinie czasu układów impulsowego przetwarzania mocy. Zaproponowano nową metodę opartą na rekurencyjnych półanaitycznych algorytmach splotowych. Przedstawiono właściwości tych algorytmów oraz przykłady symulacji prostych układów mocy. Algorytmy splotowe charakteryzują się bezwzględną stabilnością, dużą dokładnością oraz małą złożonością numeryczną. Z tych powodów proponowana metoda...
-
Komputerowa weryfikacja układów cyfrowych CMOS utworzonych z podukładów zasilanych ze źródeł o różnych wartościach napięcia
PublicationW pracy zaprezentowano wyniki komputerowej weryfikacji cyfrowego układu CMOS utworzonego z klastrów, z których każdy jest zasilany odpowiednio malejącymi wartościami napięć. Zbiór klastrów został utworzony przy pomocy algorytmu ECA (Evolutionary Clustering Algorithm) dla potrzeb redukcji mocy pobieranej ze źródła zasilającego. Otrzymane rozwiązanie, charakteryzujące się zmniejszeniem zapotrzebowania na moc, nie powoduje pogorszenia...
-
Regularnie zmienny krok obliczeń w analizach układów impulsowego przetwarzania mocy.
PublicationPrzedstawiono propozycję nowej techniki sterowania krokiem obliczeń regularnie zmienny krok obliczeń. Technika ta daje zadowalające wyniki, z punktu widzenia dokładności obliczeń oraz szybkości obliczeń, w analizach układów impulsowego przetwarzania mocy, w których skokowe zmiany prądów i napięć w układzie związane są tylko z falą sterującą kluczem, a nie z właściwościami układu.
-
Pomiar poboru ładunku układów mikromocowych z wykorzystaniem kulombometru całkującego
PublicationGłówną trudnością w konstruowaniu urządzeń zasilanych energią ze środowiska (Energy Harvesting) jest oszacowanie zapotrzebowania na energię urządzenia mikromocowego oraz ilości energii dostarczanej przez wybrany przetwornik w założonych warunkach pracy. Ze względu na charakter pracy poszczególnych bloków oraz właściwości mierzonych sygnałów, pomiar nie jest trywialny. W artykule przedstawiono propozycję układu pomiaru ładunku na...
-
Stanisław Szczepański prof. dr hab. inż.
People -
Redukcja strat mocy w sieciowych systemach fotowoltaicznych za pomocą hybrydowych kolektorów PVT
PublicationEnergia promieniowania słonecznego, zaabsorbowana przez warstwy fotoaktywne systemów fotowoltaicznych (PV), podłączonych do sieci elektroenergetycznej, jest częściowo zamieniana na ciepło w skutek niepełnego procesu konwersji energii słonecznej na energię elektryczną. Na skutek znacznej pojemności cieplnej modułów PV, ciepło skumulowane jest w objętości materiału fotoabsorbera, co prowadzi do wzrostu temperatury roboczej systemu....
-
Wykorzystanie wejściowego prądu bramkowego do różnicowej analizy mocy układów kryptograficznych
PublicationW artykule przestawiono nowy typ ataku DPA z wykorzystaniem prądu wejściowego funktorów cyfrowych. Wykazano, że wraz z zmniejszeniem minimalnych wymiarów technologicznych zwiększa się udział prądów przeładowania wewnętrznych pojemności pasożytniczych tranzystorów w całkowitym poborze prądu. Zgodnie z przeprowadzonymi symulacjami, prąd ten można wykorzystać w ataku typu DPA. Zaproponowanym atak DPA wymaga takiej samej liczby danych...
-
Wykład prof. Janusza Rajskiego pt. Testowanie układów VLSI
EventsWykład pt. „Testowanie układów VLSI” wygłosi prof. dr hab. inż. Janusz Rajski Mentor, a Siemens Business (USA).
-
High level synthesis with adaptive evolutionary algorithm for solving reliability and thermal problems in reconfigurable microelectronic systems.
PublicationPraca dotyczy badań efektywności adaptacyjnego algorytmu ewolucyjnego (AEA)zastosowanego do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania rozpraszanej przez nie mocy. W wyniku obniżenia poziomu mocy pobieranej przez układ mikroelektroniczny uzyskuje się zmniejszenie szczytowej i średniej temperatury układu scalonego co z kolei prowadzi do wzrostu niezawodności całego systemu. Podczas przeprowadzonych...
-
Stanowisko do badań bezczujnikowych układów sterowania maszyną asynchroniczną o mocy 22kw z filtrem silnikowym
PublicationW referacie przedstawiono układ stanowiska badawczego przeznaczonego do eksperymentalnego sprawdzenia koncepcji bezczujnikowego sterowania silnikami indukcyjnymi o mocy 22kW. Stanowisko składa się z dwóch sprzęgniętych napędów z silnikami indukcyjnymi pracujących na wspólny obwód pośredniczący. Pierwszy układ pracuje bezczujnikowo z filtrem silnikowym, zaś drugi w zamkniętej pętli z czujnikiem prędkości. W referacie zaprezentowano...
-
Falowniki wielopoziomowe 6kV/1MVA do napędów o regulowanej prędkości obrotowej i układów kompensacji mocy biernej
PublicationW referacie przedstawiono konstrukcję modułowego tranzystorowego przekształtnika napięcia 6 kV/1 MVA nowej generacji o dwukierunkowym przepływie energii pomiędzy siecią średniego napięcia (SN) a silnikiem indukcyjnym klatkowym, przeznaczonego do napędów SN o regulowanej prędkości obrotowej. Istota rozwiązania przedstawionego przekształtnika zawiera się w zastosowaniu trójstopniowej struktury. Stopnień wejściowy oraz stopień wyjściowy...
-
Grzegorz Lentka dr hab. inż.
PeopleGrzegorz Lentka obtained his MSc title in electronics, specialization Measurement Systems at Gdańsk University of Technology, Faculty of Electronics, Telecommunications and Informatics in 1996. He obtained the PhD title in 2003 and habilitation in 2014, respectively. Currently he is an professor in Department of Metrology and Optoelectronics. His main scientific interests are focused on digital signal processing for metrology,...
-
Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS
PublicationW artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela...
-
Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS
PublicationW artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela...
-
Analogowe filtry pasma podstawowego scalonych odbiorników telefonii komórkowej.
PublicationDążenie do obniżenia poboru mocy w odbiornikach telefonii komórkowej zmusza do poszukiwania nowych rozwiązań układowych. Jednym z bloków odbiornika GSM jest dolnoprzepustowy filtr pasma podstawowego. W referacie przedstawiono trzy scalone analogowe filtry pasma podstawowego wykonane w technologii CMOS.
-
Bogdan Pankiewicz dr hab. inż.
PeopleBogdan Pankiewicz graduated in 1993 from the Department of Electronics at Gdansk University of Technology (GUT) and in 2002 he obtained a doctoral degree in the field of electronics at the Faculty of Electronics, Telecommunications and Informatics at GUT. From the beginning of his career he is associated with GUT: first as an assistant (years 1994-2002) and then as assistant professor (since 2002) at the Faculty of Electronics,...
-
Pikselowy cyfrowy układ CDS przeznaczony do przetwornika obrazu CMOS
PublicationW artykule zaproponowano cyfrowy układ CDS (Correlated Double Sampling) przeznaczony do przetwornika obrazu CMOS. Układ różni się od klasycznych rozwiązań tym, że dwie pamięci przechowujące próbki sygnału wizyjnego zastąpiono jednym licznikiem rewersyjnym. Dzięki tej modyfikacji możliwa jest znaczna redukcja powierzchni układu CDS i umieszczenie go w każdym pikselu przetwornika obrazu CMOS. System został zaprojektowany i przesymulowany...
-
Pikselowy cyfrowy układ CDS przeznaczony do przetwornika obrazu CMOS
PublicationW artykule zaproponowano cyfrowy układ CDS (Correlated Double Sampling) przeznaczony do przetwornika obrazu CMOS. Układ różni się od klasycznych rozwiązań tym, że dwie pamięci przechowujące próbki sygnału wizyjnego zastąpiono jednym licznikiem rewersyjnym. Dzięki tej modyfikacji możliwa jest znaczna redukcja powierzchni układu CDS i umieszczenie go w każdym pikselu przetwornika obrazu CMOS. System został zaprojektowany i przesymulowany...
-
Marek Wójcikowski dr hab. inż.
PeopleMarek Wójcikowski graduated in 1993 from the Department of Electronics at Gdansk University of Technology (GUT). In 2002 he obtained a doctoral degree in the field of electronics and in 2016 he obtained a habilitation at the Faculty of Electronics, Telecommunications and Informatics at GUT. From the beginning of his career he is associated with GUT: first as an assistant (years 1994-2002) and then as assistant professor (since...
-
1.2V low-power four-quadrant CMOS transconductance multiplier operating in saturation region.
PublicationW pracy opisano niskomocową strukturę układową liniowego transkonduktancyjnego mnożnika czteroćwiartkowego pracującego w zakresie nasycenia. Układ analizowano z uwzględnieniem standardowego 0,35-mikrometrowego procesu CMOS. Przeprowadzone symulacje przy pomocy programu SPICE wykazały wysoką liniowość w odniesieniu do obu wejść sterujących X, Y. Np. dla sygnału harmonicznego 1 MHz; 0,3Vp-p na wejściu Y uzyskano zniekształcenia...
-
Zygfryd Domachowski prof. dr hab. inż.
People -
The measurement of input power of power supply in network disturbed by low frequency distortions
PublicationIn the paper authors present results of observation of input power changes versus harmonics amplitude in supply voltage of low-power power supply device. In the study, the electrical measurements supported with thermal imaging were used. The input circuit elements of studied device responsible for input power increase are pointed
-
Mikromocowe układy mikrokontrolerowe jako narzędzie badania metod pomiaru małych energii
PublicationEstymacja poboru energii układów mikromocowych nie jest zbyt obszernie opisywana w literaturze, choć temat ten staje się coraz bardziej popularny. Testowanie metod i urządzeń pomiarowych małych energii wymaga zastosowania odpowiedniego podejścia. W tym celu zaproponowano zestaw mikrokontrolerowych urządzeń mikromocowych, które reprezentują typowe profile poboru energii i pozwalają praktycznie weryfikować nowe metody estymacji poboru...
-
Marek Dzida dr hab. inż.
PeopleHe was born on 6 August 1953 in Bielsko-Biała. He is a graduate of the Institute of Shipbuilding at Gdańsk University of Technology. Since 1978 he has been working at Faculty of Ocean Engineering and Ship Technology at GUT. In 1983 he received the title of Doctor of Technical Sciences, and in 2001 – the title of Doctor with habilitation. He is currently employed as Associate Professor at GUT. He worked as vice-dean for Education...
-
Marek Galewski dr hab. inż.
PeopleMgr inż. - 2002r. - Politechnika Gdańska; Wydział Elektroniki, Telekomunikacji i Informatyki; Automatyka i RobotykaDr inż. - 2007r. - Politechnika Gdańska; Wydział Mechaniczny; Budowa i eksploatacja maszynDr hab. inż. - 2016r. - Politechnika Gdańska; Wydział Mechaniczny; Budowa i eksploatacja maszyn Dotychczasowe i planowane obszary badań: Redukcja drgań podczas obróbki frezowaniem i toczeniem Zastosowanie zmiennej prędkości...
-
Odnowa zasobów górnokredowego piętra wodonośnego w rejonie Gdańska
PublicationEksploatowane od ponad 100 lat górnokredowe piętro wodonośne, jest bardzo zasobnym zbiornikiem wód podziemnych. Intensywna eksploatacja w latach 70. i 80. przyczyniła się jednak do znacznej degradacji, zarówno ilościowej jak i jakościowej zasobów tego piętra. Gwałtowna i znaczna redukcja poboru wód niemal natychmiast spowodowała podniesienie ciśnień piezometrycznych, i już pod koniec lat 90-tych obserwowano znaczną redukcję leja...
-
Proekologiczne przecinanie drewna piłami tarczowymi
PublicationPrzedstawiono możliwość lepszego wykorzystania surowca drzewnego poprzez zastosowanie cienkich pił i zwiększeniu dokładności przecinania. Ponadto, wykazano,że istnieją realne korzyści ekonomiczne w postaci mniejszego zużycia materiału, a także redukcji poboru mocy elektrycznej (w rozpatrywanym przypadku do 18%).
-
Pomiary wskaźników jakości energii elektrycznej w zakładach przemysłowych
PublicationW artykule podano przykłady wyników pomiarów parametrów jakościowych energii elektrycznej w trzech zakładach przemysłowym wyposażonych w znaczną liczbę odbiorników nieliniowych typu: agregaty spawalnicze, zgrzewarki, silniki sterowane z falowników. Pomimo poboru przez podane urządzenia znacznych prądów odkształconych zawartość harmonicznych w napięciu zasilającym jest zgodna z wymaganiami przepisów [2], przy współczynniku THD w...
-
Metody sprzętowej implementacji kryptografii odpornej na kryptoanalizę
PublicationW pracy zaprezentowano problematykę kryptoanalizy implementacji sprzętowych bazującej na informacji z kanału bocznego. Opisano rodzaje ataków pasywnych ze szczególnym uwzględnieniem analizy czasowej i analizy poboru mocy. Przedstawiono podstawowe metody zapobiegania atakom. Zaproponowano metodę projektowania wykorzystującą wyrównywanie mocy w asynchronicznych układach kombinacyjnych oraz w układach synchronicznych. Dokonano implementacji...
-
A versatile analog CMOS cell: voltage - buffer /current - conveyor/ multiplier
PublicationW pracy przedstawiono koncepcję uniwersalnej komórki analogowej przeznaczonej dla programowalnych układów analogowych (FPAA). Komórka może pełnić funkcję bufora napięciowego, konwjora prądowego lub mnożnika analogowego. Układ przesymulowano w technologii CMOS 2 ćm.
-
Projektowanie siłowni z silnikami spalinowymi - W/L, MiBM, sem.02
e-Learning CoursesZadania i elementy (symbole graficzne) siłowni lądowych oraz okrętowych z tłokowymi silnikami spalinowymi. Konstrukcja silników średniej i dużej mocy wykorzystywanych w siłowniach spalinowych. Parametry konstrukcyjne i wskaźniki porównawcze oraz charakterystyki tłokowych silników spalinowych, bilans cieplny siłowni. Współpraca silnika tłokowego z odbiornikiem, dobór silnika, typy układów napędowych, współpraca kilku silników. Główne...
-
Zasady określania kosztów sterowania poziomami napięć i rozpływem mocy biernej
PublicationW referacie omawia się proponowane rozwiązania dotyczące wyznaczania kosztów świadczenia usług U i Q, powstających w miejscach generacji/poboru mocy biernej. Odnosi się je do kosztów unikniętych to znaczy tych, które nie zostaną poniesione przez operatorów systemu przesyłkowego lub operatorów systemów rozdzielczych, zamawiających usługi służące do sterowania U i Q (dostawa/pobór mocy biernej w określonych miejscach KSE). Wprowadzono...
-
Graficzne przedstawianie mocy strat energetycznych oraz mocy rowijanych w elementach układu napędu i sterowania hydrostatycznego. Cz. I. Układy ze sterowaniem dławieniowym szeregowym prędkości silnika hydraulicznego obrotowego
PublicationPrzedstawiono interpretację graficzną mocy strat energetycznych występujących w elementach układów napędu hydrostatycznego, a także mocy rozwijanych przez te elementy.
-
Graficzne przedstawianie mocy strat energetycznych oraz mocy rozwijanych w elementach układu napędu i sterowania hydrostatycznego. Część II. Układy ze sterowaniem dławieniowym równoległym prędkości silnika hydraulicznego obrotowego
PublicationPrzedstawiono interpretację graficzną mocy strat energetycznych występujących w elementach układów napędu hydrostatycznego, a także mocy rozwijanych przez te elementy.
-
Analogowy filtr GM-C odbiornika GSM z automatycznym dostrajaniem częstotliwości
PublicationW referacie przedstawiono scalony analogowy filtr CMOS Gm-C z układem automatycznego dostrajania charakterystyk częstotliwościowych, spełniający wymagania filtru kanałowego odbiornika telefonii komórkowej GSM. Jest to w pełni różnicowy dolnoprzepustowy filtr eliptyczny 5-go rzędu, charakteryzujący się niskim poborem mocy (2,4 mW) i małą powierzchnią struktury krzemowej (0,31 mm2). Częstotliwość graniczna filtru jest dostrajana...
-
Creating and application of maps of concepts for dl ontologies
PublicationW poprzednich pracach wprowadzono metodę reprezentacji wiedzy, zwaną Kartografią Wiedzy. Metoda ta pozwala na zapisanie, w formie tzw. map konceptów, zależności pomiędzy konceptami wyróżnionymi w terminologii, a następnie stopniowe (wraz ze wzrostem naszej wiedzy) przypisywanie indywidualnym obiektom tych konceptów. Efektywność budowy map konceptów jest kluczowym czynnikiem wpływającym na możliwość użycia metody. Niniejsza praca...
-
Noise modeling of static CMOS gates for low-noise circuit synthesis
PublicationW artykule przedstawiono efektywną metodę modelowania widma szumu napięcia zasilającego generowanego przez statyczne bramki cyfrowe CMOS. Metoda modelowania uwzględnia krótkie impulsy prądowe powstające w czasie przełączania bramek i pozwala oszacować górne limity widma szumu napięcia zasilającego co umożliwia niskoszumową syntezę układów cyfrowych.
-
Design of highly linear tunable CMOS OTA for continuous-time filters
PublicationW pracy przedstawiono analityczną metodę projektowania wzmacniaczy transkon-duktancyjnych CMOS o bardzo dobrej liniowości. Zaproponowano dwie wersje układu różniące się umiejscowieniem dodatkowej pary różnicowej służącej do kompensacji nieliniowości charakterystyki przejściowej. Praca zawiera wyniki symulacji pełnych wersji obu układów otrzymane przy użyciu symulatora SPICE.
-
Moce strat energetycznych w elementach układów napędu hydrostatycznego - definicje, zależności, zakresy zmian, sprawności energetyczne. Cz. I. Silnik hydrauliczny
PublicationPropozycja zdefiniowania mocy strat energetycznych w elementach oraz mocy elementów układów napędu hydrostatycznego, przedstawienie zależności tych mocy od parametrów o nich decydujących, opisy sprawności energetycznych jako stosunków odpowiednich mocy. Temat (zarówno część I - dotycząca silnika hydraulicznego jak i część II - nawiązująca do problematyki przewodów, zespołu sterowania i pompy) został przedstawiony w monografii p.t:''...
-
Preliminary analysis of diesel electric ships propulsion solution
PublicationArtykuł zawiera opis wytwarzania i transmisji mocy układów disel-elektrycznych. Referat zwraca uwagę na problemy dotyczące zastosowania tych układów na statkach oraz pokazuje rozwój napędów disel-elektrycznych w ostatnim czasie.