Filtry
wszystkich: 569
-
Katalog
- Publikacje 443 wyników po odfiltrowaniu
- Czasopisma 24 wyników po odfiltrowaniu
- Konferencje 3 wyników po odfiltrowaniu
- Osoby 13 wyników po odfiltrowaniu
- Wynalazki 2 wyników po odfiltrowaniu
- Projekty 2 wyników po odfiltrowaniu
- Kursy Online 27 wyników po odfiltrowaniu
- Dane Badawcze 55 wyników po odfiltrowaniu
Wyniki wyszukiwania dla: ANALOG CMOS CIRCUITS
-
Scalony analogowy filtr kanałowy CMOS wielosystemowego odbiornika komunikacji bezprzewodowej
PublikacjaNa przestrzeni ostatnich lat powstało wiele nowych standardów komunikacji bezprzewodowej, co prowadzi do zwiększonego zapotrzebowania na urządzenia wielosystemowe. Konieczność zmniejszenia kosztów produkcji, obniżenia pobieranej mocy i zmniejszenia rozmiarów tych urządzeń zmusza do poszukiwania nowych rozwiązań układowych. Jednym z ważniejszych bloków toru odbiornika telefonii bezprzewodowej jest dolnoprzepustowy filtr kanałowy....
-
Design of highly linear tunable CMOS OTA using a linearizing differentialpair in the output stage.
PublikacjaW pracy przedstawiono analityczną metodę projektowania wzmacniaczy transkonduktancyjnych CMOS o bardzo dobrej liniowości. Praca zawiera również wyniki symulacji pełnej wersji zaprojektowanego układu otrzymane przy użyciu symulatora SPICE.
-
Fault Loop Impedance Measurement in Circuits Fed by UPS and Principle of Safety Protection
PublikacjaThis paper indicates a significant problem of uncertainty of fault loop impedance (FLI) measurement in circuits powered from uninterruptible power supply (UPS) (double-conversion AC-DC-AC). The correctly determined value of this impedance, related to the short-circuit current disconnection time and to the reference value, is one of the most important elements that determines the approval of an electrical installation and its receivers...
-
A High-Efficient Measurement System With Optimization Feature for Prototype CMOS Image Sensors
PublikacjaIn this paper, a gray-scale CMOS image sensor (CIS) characterization system with an optimization feature has been proposed. By using a very fast and precise control of light intensity, based on the pulsewidth-modulation method, it is avoided to measure the illuminance every time. These features accelerate the multicriteria CIS optimization requiring many thousands of measurements. The system throughput is 2.5 Gb/s, which allows...
-
A method of self-testing of an analog circuit terminated by an ADC in electronic embedded systems controlled by microcontrollers
PublikacjaA new self-testing method of analog parts terminated by an ADC in electronic embedded systems controlled by microcontrollers is presented. It is based on a new fault diagnosis method based on on-line (i.e. during measurement), transformations of voltage samples of the time response of a tested part to a square pulse - onto localization curves placed in the measurement space. The method can be used for fault detection and single...
-
Analog fault signature based on sigma-delta modulation and oscillation-test methodology.
PublikacjaW artykule dokonano przeglądu prac z zakresu testowania układów elektronicznych metodą oscylacyjną. Wskazując na niedostatki aktualnie stosowanej techniki testowania oscylacyjnego zaproponowano nową sygnaturę uszkodzeń dla układów analogowych. Proponowany parametr diagnostyczny jest wydobywany z odpowiedzi czasowej oscylatora testującego, w układzie złożonym z detektora szczytowego, modulatora sigma-delta oraz licznika rewersyjnego....
-
Rapid multi-objective simulation-driven design of compact microwave circuits
PublikacjaA methodology for rapid multi-objective design of compact microwave circuits is proposed. Our approach exploits point-by-point Pareto set identification using surrogate-based optimization techniques, auxiliary equivalent circuit models, and space mapping as the major model correction method. The proposed technique is illustrated and validated through the design of a compact rat-race coupler. A set of ten designs being trade-offs...
-
Low frequency noise and reliability properties of 0.12um CMOS devices with Ta2O5 as gate dielectrics
PublikacjaW artykule przedstawiono wyniki badań jakości tranzystorów CMOS 0.12um z Ta2O5 użytym jako dielektryk bramki. Przedstawione są charakterystyki statyczne elementów oraz wyniki pomiarów szumów prowadzonych w celu określenia jakości warstwy dielektrycznej Ta2O5, a także wyniki badań przeciążeniowych elementów.
-
Selected problems of earth fault loop impedance testing in circuits fed from UPS
PublikacjaIn the paper a principle of earth fault loop impedance testing in low voltage systems has been presented. Selected factors, influencing accuracy of the testing, are indicated. A structure of UPS of VFI-type and the problem of impedance testing in circuits with such type of UPS are discussed.
-
Porównanie wybranych algorytmów szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS.
PublikacjaSzeregowanie zadań stosowane dla potrzeb redukcji poboru mocy cyfrowych układów CMOS prowadzi do problemów NP trudnych. Stąd też brakuje analitycznych algorytmów gwarantu-jących uzyskanie optymalnego rozwiązania w akceptowalnym czasie. Praca prezentuje porównanie jakości rozwiązań wyznaczonych heurystycznymi algorytmami szeregowania zadań stosowanych na etapie syntezy wysokiego poziomu cyfrowych układów CMOS, które zostały uzyskane...
-
Electrical Simulations of the SIS100 Superconducting Dipole and Quadrupole Circuits: Transients, Earthing and Failure Modes
PublikacjaThe 100 Tm superconducting synchrotron SIS100 is the main accelerator of the international Facility for Antiproton and Ion Research (FAIR) currently under advanced construction in Darmstadt, Germany. The SIS100 dipole circuit which creates the magnetic field required to bend the beam, consists of 108 dipoles distributed over six arc sections of the ring. The magnetic field for the beam focusing is generated by three individual...
-
Programmable linearized CMOS OTA for fully differential continuous-time filter design
PublikacjaW artykule przedstawiono metodę linearyzacji wzmacniacza wykorzystującą sprzężenie w przód. Wzmacniacz składa się z par różnicowych i referencyjnego rezystora. W wyniku uzyskano skuteczną metodę linearyzacji charakterystyk przejściowych wzmacniacza. Programowalność wartości transkonduktancji wzmacniacza realizowana jest poprzez lustro prądowe. Wykonane symulacje komputerowe SPICE z użyciem modeli dla technologii 0.35um AMS CMOS...
-
Phase compensation scheme for feedforward linearised CMOS operational transconductance amplifier.
PublikacjaW pracy opisano technikę kompensacji charakterystyk fazowych linearyzowanego metodą feedforward operacyjnego wzmacniacza transkonduktancyjnego CMOS. Wykazano, że proponowana koncepcja układowa prowadzi do znacznej poprawy liniowości charakterystyki przejściowej wzmacniacza oraz do rozszerzenia zakresu liniowości prądu wyjściowego. Ponadto w pracy przeprowadzono analizę charakterystyk częstotliwościowych, w wyniku której otrzymano...
-
Atomistic Surrogate-Based Optimization for Simulation-Driven Design of Computationally Expensive Microwave Circuits with Compact Footprints
PublikacjaA robust simulation-driven design methodology for computationally expensive microwave circuits with compact footprints has been presented. The general method introduced in this chapter is suitable for a wide class of N-port un-conventional microwave circuits constructed as a deviation from classic design solutions. Conventional electromagnetic (EM) simulation-driven design routines are generally prohibitive when applied to numerically...
-
Programmable feedforward linearized CMOS OTA for fully differential continuous-time filter design
PublikacjaW artykule przedstawiono metodę linearyzacji wzmacniacza transkonduktancyjnego (OTA) CMOS z zastosowaniem sprzężenia w przód. Wzmacniacz zbudowany jest z użyciem prostych par różnicowych, wzmacniacza w pętli sprzężenia zwrotnego do samoregulacji transkonduktancji wzmacniaczy oraz liniowej rezystancji odniesienia (R). W wyniku uzyskano znaczną linaryzację charakterystyk przejściowych wzmacniacza OTA. Symulacje komputerowe SPICE...
-
Evaluation of applicability of classic methods of a fault loop impedance measurement to circuits with residual current devices
PublikacjaMeasurement of fault loop impedance in low voltage grids and systems is in most cases performed to verify the effectiveness of protection against electric shock by automatic disconnection of supply. For the sake of measurement accuracy, it is advisable to perform it using large current. Unfortunately, in circuits with residual current devices which are very widely used nowadays, a large measurement current may trigger those devices...
-
Porównanie wybranych algorytmów systemu APR dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
PublikacjaPraca dotyczy porównania czterech wybranych algorytmów wchodzacych w skład systemu APR (ang. Adaptive Power Reduction). Przeprowadzono weryfikację zmodyfikowanych heurystycznych algorytmów IIOI, UNILO i MAREL oraz nowego algorytmu hybrydowego (HSA) dla potrzeb syntezy wysokiego poziomu (HLS od ang. High Level Synthesis) z redukcją poboru mocy układów cyfrowych CMOS. Pozwalają one na zwiększenie poziomu redukcji mocy rozpraszanej...
-
Rezystor aktywny CMOS oraz jego zastosowanie do budowy wzmacniacza transkonduktancyjnego.
PublikacjaRezystory aktywne są szeroko stosowane w układach analogowych. Jednym z bardzo ważnych zastosowań jest ich użycie jako elementu linearyzującego stałoprądowe charakterystyki przejściowe wzmacniacza różnicowego wykonanego w postaci pary tranzystorów MOS. W niniejszym artykule przedstawiono w pełni różnicowy, aktywny rezystor MOS. Składa się on z dwóch tranzystorów MOS oraz dwóch nieuziemionych źródeł napięciowych. Jako wykorzystanie...
-
Komputerowa weryfikacja układów cyfrowych CMOS utworzonych z podukładów zasilanych ze źródeł o różnych wartościach napięcia
PublikacjaW pracy zaprezentowano wyniki komputerowej weryfikacji cyfrowego układu CMOS utworzonego z klastrów, z których każdy jest zasilany odpowiednio malejącymi wartościami napięć. Zbiór klastrów został utworzony przy pomocy algorytmu ECA (Evolutionary Clustering Algorithm) dla potrzeb redukcji mocy pobieranej ze źródła zasilającego. Otrzymane rozwiązanie, charakteryzujące się zmniejszeniem zapotrzebowania na moc, nie powoduje pogorszenia...
-
Topological model of aptitude of the measurement circuits of main subassemblies of an internal combustion engine crankshaft-piston assembly
PublikacjaThe paper presents a topological model allowing to determine the probability of aptitude of the diagnosing system (SDG) individual measuring circuits and also to determine to what degree they influence the assessment of the technical condition of an arbitrary main subassembly of crankshaft-piston assemblies as a diagnosed system (SDN).
-
Rapid EM-Driven Design of Compact RF Circuits By Means of Nested Space Mapping
PublikacjaA methodology for rapid design of RF circuits constituted by compact microstrip resonant-cells (CMRCs) is presented. Our approach exploits nested space mapping (NSM) technology, where the inner SM layer is used to correct the equivalent circuit model at the CMRC level, whereas the outer layer enhances the coarse model of the entire structure under design. We demonstrate that NSM dramatically improves performance of surrogate-based...
-
Differentiation of Keratinocytes Modulates Skin HPA Analog
Publikacja -
Analog modelling in qualitative analysis of vibration propagation
PublikacjaThe theory of dynamic systems is usually used to model the real systems. The models are based on solving ordinary differential equations, partial or difference, which enable obtaining the relation between input signal and the system response (output signal). The analogy between those models and generalized dynamic systems or control systems can be practically used. Vibration propagation can be described in a similar way as the...
-
1.2V low-power four-quadrant CMOS transconductance multiplier operating in saturation region.
PublikacjaW pracy opisano niskomocową strukturę układową liniowego transkonduktancyjnego mnożnika czteroćwiartkowego pracującego w zakresie nasycenia. Układ analizowano z uwzględnieniem standardowego 0,35-mikrometrowego procesu CMOS. Przeprowadzone symulacje przy pomocy programu SPICE wykazały wysoką liniowość w odniesieniu do obu wejść sterujących X, Y. Np. dla sygnału harmonicznego 1 MHz; 0,3Vp-p na wejściu Y uzyskano zniekształcenia...
-
Toward Wide-Band High-Resolution Analog-to-Digital Converters Using Hybrid Filter Bank Architecture
Publikacja -
Problemy projektowania analogowych filtrów CMOS Gm-C czasu ciągłego w strukturach trybu napięciowego i prądowego
PublikacjaPraca dotyczy wybranych aspektów teorii projektowania analogowych filtrów CMOS Gm-C czasu ciągłego, realizowanych w strukturach układowych, wykorzystujących zlinearyzowane wzmacniacze transkonduktancyjne (Gm) i liniowe elementy pojemnościowe (C). Zaprezentowano ogólną strukturę filtrów Gm-C wraz z opisem macierzowym. Zmodyfikowany opis macierzowy podano również dla filtrów Gm-LC, wykorzystujących dodatkowo elementy indukcyjne...
-
Electronic Circuits for Graphene-Based Biosensor
Publikacja -
Metrological analysis of an computerized system of protection against electric shock in circuits with variable speed drives
PublikacjaDrive systems, that can be operated at variable speed, are equipped with power electronics converters. This causes distortion of the earth current, and consequently the need to take into account the use of proper protective devices in relation to earth current harmonics. This paper presents a system for protection against electric shock in circuits with power electronics converters and metrological analysis indicating the requirements...
-
Formalizm i metody szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
PublikacjaW pracy przedstawiono związki pomiędzy modelami formalnymi stosowanymi w klasycznym szeregowaniu zadań a metodami wykorzystywanymi w syntezie wysokiego poziomu układów cyfrowych CMOS. Zagadnienia optymalizacyjne pojawiające się w obu tych problemach mogą być w pewnym sensie transformowalne. Pozwala to na przenoszenie wybranych metod rozwiązań z jednego problemu do drugiego.
-
Zastosowanie programu SCA w badaniu zakłóceń sprzężenia podłożowego w układach scalonych CMOS
PublikacjaW pracy przedstawiono charakterystykę programu SCA (Substrate Coupling Analysis), który służy do generowania impedancyjnego modelu podłoża układu scalonego na podstawie danych topografii układu oraz parametrów technologii. Format danych wejściowych oraz model podłoża zaprezentowano na przykładzie układu inwertera CMOS. Przedstawiono również wyniki symulacji mieszanego układu scalonego: dzielnik częstotliwości i analogowe źródło...
-
Active-Error Feedforward Technique for Linearization of CMOS Transconductance Amplifier
PublikacjaW pracy przedstawiono koncepcję układową operacyjnego wzmacniacza transkonduktancyjnego CMOS o zwiększonej liniowości charakterystyk przejściowych. Proponowana struktura wzmacniacza transkonduktancyjnego opiera się na wykorzystaniu prostych transkonduktorów realizowanych za pomocą par różnicowych. Linearyzacja charakterystyki przejściowej układu następuje dzięki zastosowaniu w ścieżce "feedforward" wzmacniacza błędu. Wzmacniacz...
-
Realizacja przetwornika obrazu CMOS z wbudowaną konwersją A/C i cyfrowym układem CDS
PublikacjaW artykule przedstawiono realizację w technologii CMOS 180 nm przetwornika obrazu z wbudowaną konwersją analogowo-cyfrową oraz z funkcją cyfrowej redukcji szumu. Przedstawiona realizacja przetwornika obrazu różni się od znanych z literatury rozwiązań tym, że układ redukcji szumu CDS (Correlated Double Sampling) umieszczono w każdym pikselu obrazu. Dzięki tej modyfikacji możliwe jest zastąpienie migawki szczelinowej przez migawkę...
-
Projekt architektury komputerowego systemu do redukcji poboru mocy cyfrowych układów VLSI CMOS
PublikacjaW pracy przedstawiono architekturę komputerowego systemu redukcji poboru mocy w cyfrowych układach VLSI CMOS. Opisano przypadki użycia systemu, wynikający z nich podział na komponenty oraz założenia dotyczące danych wejściowych. Szczegółowo opisane zostały wszystkie komponenty wchodzące w skład systemu oraz ich zadania, a także główne cechy przedstawionej architektury, z których najważniejszą jest zapewnienie modułowej konstrukcji...
-
Determination of the ratio resistors in the input circuits of the NTC10k thermistor calibration system
Dane BadawczeThe presented data set is part of the research aimed at determining the actual characteristics of each thermistor in a package of twenty NTC10k type sensors.
-
CIRCUITS SYSTEMS AND SIGNAL PROCESSING
Czasopisma -
Analog multiplier for a low-power integrated image sensor
PublikacjaArtykuł przedstawia nowe podejście do projektowania tanich niskomocowych zintegrowanych sensorów optycznych. W odróżnieniu od wcześniej stosowanych rozwiązań opartych na masowym przetwarzaniu równoległym, zaproponowany mnożnik macierzowy charakteryzuje się korzystniejszymi cechami. Proponowane rozwiązanie, chociaż mniej elastyczne w sensie liczby możliwych do zaimplementowania algorytmów wstępnej obróbki obrazu, cechuje się znaczącą...
-
Analog multiplier for a low-power integrated image sensor
PublikacjaArtykuł przedstawia nowe podejście do projektowania tanich niskomocowych zintegrowanych sensorów optycznych. W odróżnieniu od wcześniej stosowanych rozwiązań opartych na masowym przetwarzaniu równoległym, zaproponowany mnożnik macierzowy charakteryzuje się korzystniejszymi cechami. Proponowane rozwiązanie, chociaż mniej elastyczne w sensie liczby możliwych do zaimplementowania algorytmów wstępnej obróbki obrazu, cechuje się znaczącą...
-
Design of high frequency OTA in 130nm CMOS technology with single 1.2v power supply
PublikacjaW artykule przedstawiono wzmacniacz transkonduktancyjny OTA zasilany niskim napięciem i przeznaczony do użycia w filtrach czasu ciągłego w zakresie wysokich częstotliwości przetwarzanych sygnałów. Stopień wejściowy zbudowany jest w oparciu o inwertery CMOS. Wartość transkonduktancji wzmacniacza jest przestrajana z wykorzystaniem efektu podłożowego tranzystorów. Omówiono również układ dostrajania wzmacniacza. Brak wewnętrznych węzłów...
-
Optimization of active circuits for substrate noise suppression
PublikacjaZakłócenia generowane przez szybkie podukłady cyfrowe w mieszanych systemach analogowo-cyfrowych realizowanych na wspólnym podłożu stają się dużym problemem. W pracy zaproponowano metodę optymalizacji aktywnych układów tłumienia zakłóceń. Zilustrowano skuteczność działania metody na wybranym układzie i uzyskano ponad 9 dB poprawę tłumienia zakłóceń na częstotliwości 1GHz w porównaniu do znanych rozwiązań.
-
Programmable digital circuits in practical laboratory educations
PublikacjaPrzedstawiono przegląd teoretyczny problematyki układów programowalnych. Przedstawiono rzeczywiste systemy laboratoryjne wykorzystywane na Politechnice Gdańskiej i Uniwersytecie w Birzeit w Palestynie. Przedstawiono szczegółowo opracowany na WEiE zestaw laboratoryjny ZLA1 i przykładowe tematy zajęć dydaktycznych.
-
Justyna Signerska-Rynkowska dr inż.
OsobySince 2021 visiting assistant professor in Dioscuri Centre in Topological Data Analysis (Institute of Mathematics of the Polish Academy of Sciences, IMPAN) Since 2016 assistant professor at Gdańsk University of Technology, Faculty of Applied Physics and Mathematics, Department of Differential Equations and Mathematics Applications 2020 - 2023 Principal Investigator in "SONATA" grant “Challenges of low-dimensional...
-
Method of earth fault loop impedance measurement without nuisance tripping of RCDs in 3-phase low-voltage circuits
PublikacjaVerification of electrical safety in low-voltage power systems includes the measurement of earth fault loop impedance. This measurement is performed to verify the effectiveness of protection against indirect contact. The widespread classic methods and meters use a relatively high value of the measuring current (5–20) A, so that they are a source of nuisance tripping of residual current devices (RCDs). The meters dedicated to circuits...
-
Frontiers in Neural Circuits
Czasopisma -
IEEE CIRCUITS & DEVICES
Czasopisma -
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS
Czasopisma -
Active Linear Tunable Resistance Element and Application to Feedforward Linearization of CMOS Transconductance Amplifier
PublikacjaW pracy przedstawiono koncepcję układową przestrajalnego rezystora liniowego MOS wykorzystującego tranzystory pracujące w zakresie triodowym. Opracowana struktura, jak wykazały symulacje komputerowe, charakteryzuje się dobrymi właściwościami zarówno jeżeli chodzi o zakres przestrajania jak i liniowość charakterystyk przejściowych. Pozwoliło to efektywnie wykorzystać prezentowany element do linearyzacji operacyjnego wzmacniacza...
-
Artificial Neural Networks in Microwave Components and Circuits Modeling
PublikacjaArtykuł dotyczy wykorzystania sztucznych sieci neuronowych (SNN) w projektowaniu i optymalizacji układów mikrofalowych.Zaprezentowano podstawowe zasady i założenia modelowania z użyciem SNN. Możliwości opisywanej metody opisano wykorzystując przykładowyprojekt anteny łatowej. Przedstawiono różne strategie modelowania układów, które wykorzystują możliwości opisywanej metody w połączeniu zwiedzą mikrofalową. Porównano również dokładność...
-
Probabilistic evaluation of test architectures for fully differential circuits
PublikacjaArtykuł prezentuje model probabilistyczny przeznaczony do oceny, porównania i optymalizacji architektur testujących układy w pełni różnicowe. Model ma postać funkcji rozkładów gęstości prawdopodobieństwa amplitudy i fazy sygnału mierzonego w trakcie testowania. Parametry modelu są wyznaczane za pomocą rozwinięcia funkcji układowej w szereg Taylora. Poprawność modelu sprawdzono poprzez porównanie z wynikami symulacji, uzyskanymi...
-
Tunable broadband integrated circuits for adaptive optical interconnects
Publikacja -
Schematiclab.com – A web tool for the design and analysis of electrical circuits
PublikacjaIn this paper a useful Internet application for designing electronic systems is considered. A practical process of prototyping electronic devices by using such a dedicated web tool, hereinafter referred to as SchematicLab, is described. This solution, still in constant development, is now ready for use.