Filtry
wszystkich: 349
wybranych: 288
-
Katalog
- Publikacje 288 wyników po odfiltrowaniu
- Czasopisma 10 wyników po odfiltrowaniu
- Wydawnictwa 2 wyników po odfiltrowaniu
- Osoby 12 wyników po odfiltrowaniu
- Wynalazki 2 wyników po odfiltrowaniu
- Projekty 4 wyników po odfiltrowaniu
- Kursy Online 2 wyników po odfiltrowaniu
- Dane Badawcze 29 wyników po odfiltrowaniu
Filtry wybranego katalogu
Wyniki wyszukiwania dla: ICOMOS
-
An Ultra-Low-Energy Analog Comparator for A/D Converters in CMOS Image Sensors
PublikacjaThis paper proposes a new solution of an ultra-low-energy analog comparator, dedicated to slope analog-to-digital converters (ADC), particularly suited for CMOS image sensors (CISs) featuring a large number of ADCs. For massively parallel imaging arrays, this number may be as high as tens-hundreds of thousands ADCs. As each ADC includes an analog comparator, the number of these comparators in CIS is always high. Detailed analysis...
-
A High-Efficient Measurement System With Optimization Feature for Prototype CMOS Image Sensors
PublikacjaIn this paper, a gray-scale CMOS image sensor (CIS) characterization system with an optimization feature has been proposed. By using a very fast and precise control of light intensity, based on the pulsewidth-modulation method, it is avoided to measure the illuminance every time. These features accelerate the multicriteria CIS optimization requiring many thousands of measurements. The system throughput is 2.5 Gb/s, which allows...
-
An Analog Sub-Miliwatt CMOS Image Sensor With Pixel-Level Convolution Processing
PublikacjaA new approach to an analog ultra-low power medium-resolution vision chip design is presented. The prototype chip performs low-level image processing algorithms in real time. Only a photo-diode, MOS switches and two capacitors are used to create an analog processing element (APE) that is able to realize any convolution algorithm based on a full 3x3 kernel. The proof-of-concept circuit is implemented in 0.35 µm CMOS technology,...
-
Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS
PublikacjaW artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela...
-
Niskomocowy komparator z zatrzaskiem przeznaczony do cyfrowego przetwornika obrazu CMOS
PublikacjaW artykule zaproponowano realizację analogowego niskomocowego komparatora z zatrzaskiem przeznaczonego do cyfrowego piksela CMOS. Komparator zaprojektowano w technologii 0,35 μm CMOS. Układ zoptymalizowano pod kątem obniżenia poboru mocy ze źródła zasilającego i powierzchni topografii. W projekcie zastosowano techniki redukcji poboru mocy statycznej i dynamicznej. Komparator przebadano symulacyjnie w układzie cyfrowego piksela...
-
Ladder-Based Synthesis and Design of Low-Frequency Buffer-Based CMOS Filters
PublikacjaBuffer-based CMOS filters are maximally simplified circuits containing as few transistors as possible. Their applications, among others, include nano to micro watt biomedical sensors that process physiological signals of frequencies from 0.01 Hz to about 3 kHz. The order of a buffer-based filter is not greater than two. Hence, to obtain higher-order filters, a cascade of second-order filters is constructed. In this paper, a more...
-
Rezystor aktywny CMOS oraz jego zastosowanie do budowy wzmacniacza transkonduktancyjnego.
PublikacjaRezystory aktywne są szeroko stosowane w układach analogowych. Jednym z bardzo ważnych zastosowań jest ich użycie jako elementu linearyzującego stałoprądowe charakterystyki przejściowe wzmacniacza różnicowego wykonanego w postaci pary tranzystorów MOS. W niniejszym artykule przedstawiono w pełni różnicowy, aktywny rezystor MOS. Składa się on z dwóch tranzystorów MOS oraz dwóch nieuziemionych źródeł napięciowych. Jako wykorzystanie...
-
The role of a planned management in the protection and preservation of wooden architecture
PublikacjaArtykul dokumentuje role i zasady ochrony dziedzictwa architektury drewnianej przy uzyciu nowego instruumentu jakim jest plan zarzadzania obiektem zabytkowym. Przedstawione zostalo w powiazaniu z Planem Zarzadzania Koscioła Gotyckiego w Mariance koło Pasłeka, wykonanego we wspolpracy Politechniki Gdańskiej oraz SBH ICOMOS, PKN ICOMOS.
-
Programmable feedforward linearized CMOS OTA for fully differential continuous-time filter design
PublikacjaW artykule przedstawiono metodę linearyzacji wzmacniacza transkonduktancyjnego (OTA) CMOS z zastosowaniem sprzężenia w przód. Wzmacniacz zbudowany jest z użyciem prostych par różnicowych, wzmacniacza w pętli sprzężenia zwrotnego do samoregulacji transkonduktancji wzmacniaczy oraz liniowej rezystancji odniesienia (R). W wyniku uzyskano znaczną linaryzację charakterystyk przejściowych wzmacniacza OTA. Symulacje komputerowe SPICE...
-
Design of high frequency OTA in 130nm CMOS technology with single 1.2v power supply
PublikacjaW artykule przedstawiono wzmacniacz transkonduktancyjny OTA zasilany niskim napięciem i przeznaczony do użycia w filtrach czasu ciągłego w zakresie wysokich częstotliwości przetwarzanych sygnałów. Stopień wejściowy zbudowany jest w oparciu o inwertery CMOS. Wartość transkonduktancji wzmacniacza jest przestrajana z wykorzystaniem efektu podłożowego tranzystorów. Omówiono również układ dostrajania wzmacniacza. Brak wewnętrznych węzłów...
-
Fixed Pattern Noise Reduction and Linearity Improvement in Time-Mode CMOS Image Sensors
PublikacjaIn the paper, a digital clock stopping technique for gain and offset correction in time-mode analog-to-digital converters (ADCs) has been proposed. The technique is dedicated to imagers with massively parallel image acquisition working in the time mode where compensation of dark signal non-uniformity (DSNU) as well as photo-response non-uniformity (PRNU) is critical. Fixed pattern noise (FPN) reduction has been experimentally validated...
-
Single-Slope ADC With Embedded Convolution Filter for Global-Shutter CMOS Image Sensors
PublikacjaThis brief presents an analog-to-digital converter (ADC) suitable for acquisition and processing of images in the global-shutter mode at the pixel level. The ADC consists of an analog comparator, a multi-directional shift register for the comparator states, and a 16-bit reversible binary counter with programmable step size. It works in the traditional single-slope mode. The novelty is that during each step of the reference ramp,...
-
Low frequency noise and reliability properties of 0.12um CMOS devices with Ta2O5 as gate dielectrics
PublikacjaW artykule przedstawiono wyniki badań jakości tranzystorów CMOS 0.12um z Ta2O5 użytym jako dielektryk bramki. Przedstawione są charakterystyki statyczne elementów oraz wyniki pomiarów szumów prowadzonych w celu określenia jakości warstwy dielektrycznej Ta2O5, a także wyniki badań przeciążeniowych elementów.
-
Design of highly linear tunable CMOS OTA using a linearizing differentialpair in the output stage.
PublikacjaW pracy przedstawiono analityczną metodę projektowania wzmacniaczy transkonduktancyjnych CMOS o bardzo dobrej liniowości. Praca zawiera również wyniki symulacji pełnej wersji zaprojektowanego układu otrzymane przy użyciu symulatora SPICE.
-
A field programmable analog array for CMOS continuous-time OTA-C filter applications
PublikacjaW artykule opisano programowalny wzmacniacz transkonduktancyjny oraz konfigurowalny blok analogowy CAB składający się ze wzmacniacza transkonduktancyjnego, kluczy oraz programowalnego kondensatora. Z bloków CAB można zbudować uniwersalne, programowalne filtry. Wzmacniacz transkondukancyjny został przesymulowany oraz wykonany w technologii CMOS. Wyniki pomiarów pokazują, że transkonduktancja wzmacniacza może być przestrajana ponad...
-
1.2V low-power four-quadrant CMOS transconductance multiplier operating in saturation region.
PublikacjaW pracy opisano niskomocową strukturę układową liniowego transkonduktancyjnego mnożnika czteroćwiartkowego pracującego w zakresie nasycenia. Układ analizowano z uwzględnieniem standardowego 0,35-mikrometrowego procesu CMOS. Przeprowadzone symulacje przy pomocy programu SPICE wykazały wysoką liniowość w odniesieniu do obu wejść sterujących X, Y. Np. dla sygnału harmonicznego 1 MHz; 0,3Vp-p na wejściu Y uzyskano zniekształcenia...
-
Active Linear Tunable Resistance Element and Application to Feedforward Linearization of CMOS Transconductance Amplifier
PublikacjaW pracy przedstawiono koncepcję układową przestrajalnego rezystora liniowego MOS wykorzystującego tranzystory pracujące w zakresie triodowym. Opracowana struktura, jak wykazały symulacje komputerowe, charakteryzuje się dobrymi właściwościami zarówno jeżeli chodzi o zakres przestrajania jak i liniowość charakterystyk przejściowych. Pozwoliło to efektywnie wykorzystać prezentowany element do linearyzacji operacyjnego wzmacniacza...
-
Corporate social responsibility practices incomes and outcomes: Stakeholders' pressure, culture, employee commitment, corporate reputation, and brand performance. A Polish–German cross‐country study
PublikacjaThis study aims to compare employee perception of corporate social responsibility (CSR) practice incomes and outcomes in the construction industry in Poland and Germany. It proposes a model that examines the influence of stakeholder pressure, culture, and CSR practices on company brand performance, reputation, and employee identification. The findings suggest that the structure of relationships varies for project‐managed construction...
-
Characteristics of an image sensor with early-vision processing fabricated in standard 0.35 µm CMOS technology
PublikacjaThe article presents measurement results of prototype integrated circuits for acquisition and processing of images in real time. In order to verify a new concept of circuit solutions of analogue image processors, experimental integrated circuits were fabricated. The integrated circuits, designed in a standard 0.35 µm CMOS technology, contain the image sensor and analogue processors that perform low-level convolution-based image...
-
Light-Powered Starter for Micro-Power Boost DC–DC Converter for CMOS Image Sensors
PublikacjaThe design of a starter for a low-voltage, micro-power boost DC–DC converter intended for powering CMOS image sensors is presented. A unique feature of the starter is extremely low current, below 1 nA, supplying its control circuit. Therefore, a high-voltage (1.3 V) configuration of series-connected photovoltaic diodes available in a standard CMOS process or a small external LED working in photovoltaic mode can be used as an auxiliary...
-
Bulk linearized CMOS differential pair transconductor for continuous-time OTA-C filter design
PublikacjaIn this paper, the MOS differential pair driven simultaneously from gates and bulk terminals is described. An approximated analytical solution of the voltage to current transfer function has been found for the proposed circuit. Four possible combinations of gate and bulk connections of the input signal are presented. Basing on the configuration giving the best linearity, the operational transconductance amplifier (OTA) has been designed...
-
Realizacja przetwornika obrazu CMOS z wbudowaną konwersją A/C i cyfrowym układem CDS
PublikacjaW artykule przedstawiono realizację w technologii CMOS 180 nm przetwornika obrazu z wbudowaną konwersją analogowo-cyfrową oraz z funkcją cyfrowej redukcji szumu. Przedstawiona realizacja przetwornika obrazu różni się od znanych z literatury rozwiązań tym, że układ redukcji szumu CDS (Correlated Double Sampling) umieszczono w każdym pikselu obrazu. Dzięki tej modyfikacji możliwe jest zastąpienie migawki szczelinowej przez migawkę...
-
Zastosowanie programu SCA w badaniu zakłóceń sprzężenia podłożowego w układach scalonych CMOS
PublikacjaW pracy przedstawiono charakterystykę programu SCA (Substrate Coupling Analysis), który służy do generowania impedancyjnego modelu podłoża układu scalonego na podstawie danych topografii układu oraz parametrów technologii. Format danych wejściowych oraz model podłoża zaprezentowano na przykładzie układu inwertera CMOS. Przedstawiono również wyniki symulacji mieszanego układu scalonego: dzielnik częstotliwości i analogowe źródło...
-
Projekt architektury komputerowego systemu do redukcji poboru mocy cyfrowych układów VLSI CMOS
PublikacjaW pracy przedstawiono architekturę komputerowego systemu redukcji poboru mocy w cyfrowych układach VLSI CMOS. Opisano przypadki użycia systemu, wynikający z nich podział na komponenty oraz założenia dotyczące danych wejściowych. Szczegółowo opisane zostały wszystkie komponenty wchodzące w skład systemu oraz ich zadania, a także główne cechy przedstawionej architektury, z których najważniejszą jest zapewnienie modułowej konstrukcji...
-
Porównanie wybranych algorytmów systemu APR dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
PublikacjaPraca dotyczy porównania czterech wybranych algorytmów wchodzacych w skład systemu APR (ang. Adaptive Power Reduction). Przeprowadzono weryfikację zmodyfikowanych heurystycznych algorytmów IIOI, UNILO i MAREL oraz nowego algorytmu hybrydowego (HSA) dla potrzeb syntezy wysokiego poziomu (HLS od ang. High Level Synthesis) z redukcją poboru mocy układów cyfrowych CMOS. Pozwalają one na zwiększenie poziomu redukcji mocy rozpraszanej...
-
Porównanie wybranych algorytmów szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS.
PublikacjaSzeregowanie zadań stosowane dla potrzeb redukcji poboru mocy cyfrowych układów CMOS prowadzi do problemów NP trudnych. Stąd też brakuje analitycznych algorytmów gwarantu-jących uzyskanie optymalnego rozwiązania w akceptowalnym czasie. Praca prezentuje porównanie jakości rozwiązań wyznaczonych heurystycznymi algorytmami szeregowania zadań stosowanych na etapie syntezy wysokiego poziomu cyfrowych układów CMOS, które zostały uzyskane...
-
Formalizm i metody szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
PublikacjaW pracy przedstawiono związki pomiędzy modelami formalnymi stosowanymi w klasycznym szeregowaniu zadań a metodami wykorzystywanymi w syntezie wysokiego poziomu układów cyfrowych CMOS. Zagadnienia optymalizacyjne pojawiające się w obu tych problemach mogą być w pewnym sensie transformowalne. Pozwala to na przenoszenie wybranych metod rozwiązań z jednego problemu do drugiego.
-
Hybrid‐mode single‐slope ADC with improved linearity and reduced conversion time for CMOS image sensors
PublikacjaIn the paper, a single‐slope analog‐to‐digital converter (ADC) for integrated CMOS image sensor applications with an improved technique of conversion has been proposed. The proposed hybrid‐mode ADC automatically uses one of the following conversion techniques: time based (i.e. PWM) or voltage based (i.e. single‐slope). During the ADC operation, the clock frequency and reference voltage are modified in order to reduce the conversion...
-
A CMOS Pixel With Embedded ADC, Digital CDS and Gain Correction Capability for Massively Parallel Imaging Array
PublikacjaIn the paper, a CMOS pixel has been proposed for imaging arrays with massively parallel image acquisition and simultaneous compensation of dark signal nonuniformity (DSNU) as well as photoresponse nonuniformity (PRNU). In our solution the pixel contains all necessary functional blocks: a photosensor and an analog-to-digital converter (ADC) with built-in correlated double sampling (CDS) integrated together. It is implemented in...
-
Fifth-order low-pass CMOS OTA-C continuous-time filter with on-chip automatic tuning
PublikacjaW pracy przedstawiono budowę operacyjnego wzmacniacza transkonduktancyjnego (OTA) zasilanego napięciem stałym 2.8-4.5V wykonanego w technologii CMOS0.8um n-well. Wzmacniacz ten wykorzystano do budowy dolnoprzepustowego filtru czasu ciągłego typu OTA-C piątego rzędu. W układzie scalonym umieszczono także blok automatycznego dostrajania częstotliwości odcięcia filtru. Przedstawiono wyniki symulacji komputerowych (modele MOS BSIM3v3)...
-
Low-Power Receivers for Wireless Capacitive Coupling Transmission in 3-D-Integrated Massively Parallel CMOS Imager
PublikacjaThe paper presents pixel receivers for massively parallel transmission of video signal between capacitive coupled integrated circuits (ICs). The receivers meet the key requirements for massively parallel transmission, namely low-power consumption below a single μW, small area of less than 205 μm2, high sensitivity better than 160 mV, and good immunity to crosstalk. The receivers were implemented and measured in a 3-D IC (two face-to-face...
-
A nine-input 1.25 mW, 34 ns CMOS analog median filter for image processing in real time
PublikacjaIn this paper an analog voltage-mode median filter, which operates on a 3 × 3 kernel is presented. The filter is implemented in a 0.35 μm CMOS technology. The proposed solution is based on voltage comparators and a bubble sort configuration. As a result, a fast (34 ns) time response with low power consumption (1.25 mW for 3.3 V) is achieved. The key advantage of the configuration is relatively high accuracy of signal processing,...
-
Reducing average and peak temperatures of VLSI CMOS circuits by means of evolutionary algorithm applied to high level synthesis.
PublikacjaW pracy przedstawiono adaptacyjny algorytm ewolucyjny zastosowany do syntezy wysokiego poziomu układów cyfrowych CMOS w celu zredukowania pobieranej przez nie mocy. Prowadzi to do redukcji szczytowej i średniej temperatury układu scalonego. Dzięki temu uzyskuje się wzrost niezawodności projektowanych układów scalonych.
-
Komputerowa weryfikacja układów cyfrowych CMOS utworzonych z podukładów zasilanych ze źródeł o różnych wartościach napięcia
PublikacjaW pracy zaprezentowano wyniki komputerowej weryfikacji cyfrowego układu CMOS utworzonego z klastrów, z których każdy jest zasilany odpowiednio malejącymi wartościami napięć. Zbiór klastrów został utworzony przy pomocy algorytmu ECA (Evolutionary Clustering Algorithm) dla potrzeb redukcji mocy pobieranej ze źródła zasilającego. Otrzymane rozwiązanie, charakteryzujące się zmniejszeniem zapotrzebowania na moc, nie powoduje pogorszenia...
-
Problemy projektowania analogowych filtrów CMOS Gm-C czasu ciągłego w strukturach trybu napięciowego i prądowego
PublikacjaPraca dotyczy wybranych aspektów teorii projektowania analogowych filtrów CMOS Gm-C czasu ciągłego, realizowanych w strukturach układowych, wykorzystujących zlinearyzowane wzmacniacze transkonduktancyjne (Gm) i liniowe elementy pojemnościowe (C). Zaprezentowano ogólną strukturę filtrów Gm-C wraz z opisem macierzowym. Zmodyfikowany opis macierzowy podano również dla filtrów Gm-LC, wykorzystujących dodatkowo elementy indukcyjne...
-
Plan zarządzania zespołem Muzeum architektury ludowej i kultury materialnej we Lwowie - Ukraina
PublikacjaOpracowanie stanowi publiacje dokumentu Planu Zarządzania Obiektem Muzeum we Lwowie. Dokument stanowi podsumowanie serii warsztatów mających miejsce w lutym 2014r. Jednocześnie dokument stanowi przykład Planu Zarządzania Obiektem Zabytkowym opracowanego zgodnie z zaleceniami ICOMOS.
-
A 1-nS 1-V Sub-1-µW Linear CMOS OTA with Rail-to-Rail Input for Hz-Band Sensory Interfaces
PublikacjaThe paper presents an operational transconductance amplifier (OTA) with low transconductance (0.62–6.28 nS) and low power consumption (28–270 nW) for the low-frequency analog front-ends in biomedical sensor interfaces. The proposed OTA implements an innovative, highly linear voltage-to-current converter based on the channel-length-modulation effect, which can be rail-to-rail driven. At 1-V supply and 1-Vpp asymmetrical input driving,...
-
The Protection of the Heritage of Selected Ukrainian Cities - Lvov,Chernivtsi and Odessa - in the light of the 19th-20th Century.
PublikacjaArtykuł przedstawia uwarunkowania historyczne, stan istniejący oraz możliwości prewencji zasobów wybranych miast Ukrainy - Lwowa, Czerniowiec i Odessy, w kontekście autorskich 12 lat pracy naukowo - badawczej związanej z wymienionymi miastami. Jest to podsumowanie działalności na Ukrainie jako członek Zarządu PK ICOMOS.
-
Wprowadzenie
PublikacjaPublikacja dotyczy szeroko rozumianego kontekstu prac związanych z malowidłami kościoła gotyckiego w mariance. Jest materiałem posesyjnym, bedacym punktem nalezącym do realizacji Planu zarzadzania Obiektem Zabytkowym w Mariance oraz efektem harmonijnej współpracy trzech instytucji: Politechniki Gdańskiej, Urzedu Miasta i Gminy w Pasłęku oraz PKN ICOMOS. Pokazuje zwiaski merytoryczne między architektami a konserwatorami zabytków.
-
NOMINATION DOSSIER, The Modernist Centre of Gdynia, parts 4 - 7
PublikacjaThe city of Gdynia is commonly known in Poland as a symbol of the country’s independence and evidence of the foresight of planners and politicians. It is the outcome of the efforts and aspirations of generations of people from all kinds of backgrounds who made Gdynia their home. Document prepared by researchers from Gdansk University of Technology and other experts is the important part of the Nomination Dossier prepared for international...
-
Skarby Menonitów - polsko-holenderskie warsztaty naukowe
PublikacjaSkarby Menonitów - polsko-holenderskie warsztaty naukowe- sprawozdanie z badań terenowych. Przedstawienie tematyki i zakresu polsko-holenderskich warsztatów naukowych dotyczących dziedzictwa kulturowego Żuław. Warsztaty SKARB MENONITÓW przeprowadzone w ramach międzynarodowych badań naukowych od 22 do 27 września 2008 roku w gminie Cedry Wielkie przy współpracy Wydziału Architektury Politechniki , National Service for Archeology,...
-
ARRIERE-GARDE IN ARCHITECTURE, AS A RESPONSE TO POST-POSTMODERN REALITY
PublikacjaThe article presents a general discussion on the direction of contemporary architecture. We can freely speak that postmodernity, understood in its philosophical core as a search for meaning in architecture, as a strategy of building our environment is over. What comes next? Some say, from lack of better naming, that we live in post-postmodern times. Term post-postmodernity is a call for new strategy of shaping our societies and...
-
Ocenka sily celi, sozdavaemoj ryboj, s pomos´ statistiki mnogokratnyh ho. Akusticeskij zurnal.**2002 t. 48 nr 2 s. 239-247, 9 rys. bibliogr. 4 poz. Estymacja siły celu ryb z zastosowaniem statystyki wielokrotnych ech.
PublikacjaW pracy przedstawionosposób określania statystycznych właściwości charakte-rystyki wiązki systemu hydroakustycznego z uwzględnieniem możliwości poja-wienia się ech wielokrotnych od jednej ryby. Przedstawiono modele obejmującedwa teoretyczne przypadki związane z wzajemnym ruchem statku i pojedynczejryby i pokazano, że posiadają one zbliżone właściwości statystyczne. Rozwa-żania teoretyczne potwierdzone są analizą przykładowych...
-
Obiektowy system do wspomagania projektowania filtrów analogowych CMOS.** 2001, 89 s., 66 rys. 17 tab. bibliogr. 103 poz. maszyn. Rozprawa doktorska (2002.02.26), Wydz. ETI, P. Gdań. Promotor:prof. dr.hab.inż. Michał Białko.
Publikacja.
-
Zakłócenia sprzężenia podłożowego w mieszanym układzie scalonym: macierz inwerterów - mieszacze radiowe.
PublikacjaArtykuł skupia się na badaniach zakłóceń sprzężenia podłożowego w mieszanym układzie scalonym zaprojektowanym w technologii BYE BiCMOS, w którym część cyfrową stanowi macierz trzydziestu inwerterów, a część analogową dwa mieszacze radiowe. Szczegółowo omówiono zagadnienie redukcji zakłóceń za pomocą pierścieni ochronnych.
-
Treatment of Odontogenic Maxillary Sinusitis with the Use of Growth Factors in Advanced Platelet-Rich Fibrin for Immediate Closure of Oro-Antral Communication: A Case Report
PublikacjaChronic odontogenic maxillary sinusitis (COMS), a prolonged inflammation of the maxillary sinus lasting over 12 weeks, is often a result of periapical lesions, marginal periodontitis, and complications like oro-antral communication (OAC) and fistula (OAF). OAC, commonly emerging post-teeth extraction in the lateral maxilla, lacks documented treatments using advanced platelet-rich fibrin (A-PRF). This study evaluates A-PRF’s efficacy...
-
Metody redukcji zakłóceń w układach mikroelektronicznych
PublikacjaW pracy zaprezentowano zagadnienia dotyczące redukcji zakłóceń w układach scalonych wykonywanych w technologii CMOS i BiCMOS. Przedstawiono mechanizmy generacji zakłóceń, ich propagacji i oddziaływania na komponenty składowe systemów mikroelektronicznych wykonywanych w formie jednego układu scalonego. Zwrócono uwagę, że głównymi dragami rozprzestrzeniania się zakłóceń w strukturze układu scalonego są globalne sieci zasilające oraz...
-
Analogowe filtry CMOS OTA-C czasu ciągłego realizowane w strukturach pro- gramowalnych.**2002, s. 7-113, 95 rys. 12 tab. maszyn. Rozprawa doktorska ( 22.10.2002 ) PG Wydz. Elektr. Telekom. i Informat. Promotor: prof. dr hab. inż. Michał Białko
Publikacja.
-
Projektowanie filtrów OTA C z kompresją wartości chwilowej przetwarzanych sygnałów
PublikacjaW referacie omówiono podstawowe zagadnienia związane z projektowaniem i realizacją w technologii CMOS filtrów analogowych OTA C z kompresją wartości chwilowej typu pierwiastek kwadratowy (ang. square root domain filters). Przedstawiono również wyniki pomiarów wykonanego w technologii CMOS 0.35mm (AMS) scalonego filtru 6 go rzędu z kompresją typu pierwiastek kwadratowy.
-
Badania zakłóceń sprzężenia podłożowego w mieszanych analogowo-cyfrowych u- kładach scalonych CMOS.**2002, 126 s. 97 rys. 29 tab. bibliogr. 101 poz. maszyn. Rozprawa doktorska /19.11.2002/. P. Gdań. Wydz. ETI Promotor: prof. zw. dr hab. inż. Michał Białko.
PublikacjaW realizacjach scalonych układy analogowe są szczególnie wrażliwe na zakłó-cenia przenoszone przez podłoże. Odpowiednia geometria pierścieni ochronnychjest skuteczną ochroną przed zakłóceniami, których źródłem są układy cyfrowewykonane w tym samym podłożu półprzewodnikowym.