Wyniki wyszukiwania dla: HARDWARE DEVELOPMENT
-
A Case Study on Implementing Agile Techniques and Practices: Rationale, Benefits, Barriers and Business Implications for Hardware Development
PublikacjaAgile methodologies, along with the corresponding tools and practices, are claimed to facilitate teams in managing their work more effectively and conducting their work more efficiently while fostering the highest quality product within the constraints of the budget. Therefore, the rate of awareness and adoption of Agile frameworks both within and outside the software industry has increased significantly. Yet, the latest studies...
-
Software for development and communication with FPGA based hardware
Publikacja -
Power Hardware-in-the-Loop Approach In Power System Development
PublikacjaThe main objective of the research is the verification of the Power Hardware-In-The-Loop (PHIL) approach in power system analysis and design. The premise of the article is that using PHIL approach the performance of the power system in steady and transient state conditions can be analysed in real power system conditions. Models of induction machine were developed and real time simulations were performed. Simulation variables were...
-
Mechanical-Level Hardware-In-The-Loop and Simulation in Validation Testing of Prototype Tower Crane Drives
PublikacjaIn this paper, the static and dynamic simulations, and mechanical-level Hardware-In-the-Loop (MHIL) laboratory testing methodology of prototype drive systems with energy-saving permanent-magnet electric motors, intended for use in modern construction cranes is proposed and described. This research was aimed at designing and constructing a new type of tower crane by Krupiński Cranes Company. The described research stage was necessary...
-
Low-Cost Open-Hardware System for Measurements of Antenna Far-Field Characteristics in Non-Anechoic Environments
PublikacjaExperimental validation belongs to the most important steps in the development of antenna structures. Measurements are normally performed in expensive, dedicated facilities such as anechoic chambers, or open-test sites. A high cost of their construction might not be justified when the main goal of antenna verification boils down to demonstration of the measurement procedure, or rough validation of the simulation models used for...
-
HARDWARE AND SOFTWARE OF DIAGNOSTIC SYSTEM OF WHEELED TRACTORS = Hardwer i softwer systemu diagnostycznego ciągników kołowych
PublikacjaPodstawowym elementem systemu diagnostycznego jest komputer pokładowy Fujitsu FUTURO S100 z chłodzeniem pasywnym w wykonaniu odpornym na drgania i wstrząsy, z pamięcią Compact Flesh 16Gb. Do komputera dołączony jest monitor dotykowy NVOX LCD 10" VGA/FVAT. Oprogramowanie komputera obejmujesystem operacyjny Windows XP-2000, driver konwertera USB/DeviceNet oraz opracowany program diagnostyczny. Komputer połączony jest łączem USB z...
-
An efficient hardware implementation of a combinations generator
Publikacja -
Hardware realization of shadow detection algorithm in FPGA
PublikacjaW referacie opisano problem detekcji cieni w sekwencjach wideo. Na podstawie metod znanych z literatury opracowano algorytm detekcji cieni, działający w czasie rzeczywistym i przeznaczony do realizacji sprzętowej w układzie FPGA. Algorytmy zostały przetestowane i porównane w środowisku MATLAB. Za pomocą języka VHDL zrealizowano system detekcji cieni wykorzystujący opracowany algorytm i zaimplementowano go w układzie Virtex-4. Został...
-
FIReWORK: FIR Filters Hardware Structures Auto-Generator
PublikacjaThe paper presents application called FIReWORK, that allows for automatic creation of the VHDL hardware structures of FIR filters. Automat- ically generated specialized hardware solutions dedicated to the FPGA and ASIC are commonly known as Intellectual Property Cores. The essential fu- ture of the application is easy initialization of FIR filter parameters in GUI, and then automatically design, calculate and generate the IP Core...
-
Hardware accelerated thin client for virtual reality applications
PublikacjaThin client applications often make minimal use of hardware available at the client side. This article focuses on the problem of creating portable thin client application for virtual reality applications, which allows use of client graphics hardware to aid rendering process. Some already available potential solutions are presented and entirely new protocol for client-server communication is presented to allow fast and reliable...
-
COMPARISON OF SOFTWARE AND HARDWARE REALIZATION OF AES CRYPTOGRAPHIC ALGORITHM
PublikacjaIn this paper hardware and software realization of direct and inverse AES cryptographic algorithm is presented. Both implementations were made using the Virtex-II FPGA and were practically tested. As the criteria of comparison, the resource utilization, achieved performance and power dissipation were chosen. Hardware realization increases throughput of conversion about 190 times over software implementation and decreases the energy...
-
Hardware cryptography coprocessor for system on chip soft processor
PublikacjaW artykule przedstawiono realizację sprzętową i programową szyfrującejo i deszyfrującego algorytmu AES.Obydwie implementacje zostały zralizowane z wykorzystaniem układu Virtex II i przetestowane. Jako kryterium porónawcze wybrano zużycie zasobów układu oraz wydajność. Realizacja sprzętowa wykonuje operację szyfrowania 2 dekady szybcie niż wersja programowa, ale wymaga pięciokrotnie więcej zasobówIn this paper hardware and software...
-
an intelligent image processing sensor - the algorithm and the hardware implementation
PublikacjaW artykule przedstawiono algorytm przeznaczony do rozpoznawania obiektów ruchomych w obrazie do celu analizy ruchu pojazdów. Algorytm został zrealizowany w układzie FPGA.Ang.: This paper describes the idea and theimplementation of the robust algorithm dedicated toextraction of moving vehicles from real-time cameraimages for the evaluation of traffic parameters, suchas the number of vehicles, their direction of movementand their...
-
Towards hardware built-in support for computer system safety
PublikacjaArtykuł omawia dostępne technologie wirtualizacji zasobów pamięci i systemów I/O w systemach komputerowych takie jak Execute Disable Bit (EDB) capability i Virtual Machine Architecture (VMA). Nastepnie wprowadza założenia na rozszerzenie tych technologii w celu uzyskania funkcjonalności Safe Call Execution dzieki technologii Execution Disabling Policies (EDP). Wprowadzono również założenia na funkcjonalność Memory Virtualization...
-
Open-source software (OSS) and hardware (OSH) in UAVs
PublikacjaThe popularity of the Open Source Tool (OST) has expanded significantly. This is the case for Unmanned Aerial Vehicles (UAVs) based on open-source hardware (OSH) as well. Open-source software (OSS) and OSH can be applied in a wide range of applications and can improve several technologies. The chapter begins with an introduction to OSS depicting its rationale, description of fundamental differences between OSS and proprietary software...
-
Selection of hardware platform for CBM Common Readout Interface
Publikacja -
Hardware-in-the-loop simulation of the synchronization process of power generators
PublikacjaPrzedstawiono nowoczesne urządzenia do badań synchronizatorów automatycznych w warunkach laboratoryjnych. Szczególną uwagę poświęcono systemowi wizualizacji tych urządzeń )przy ich pomocymożliwa jest ciągła kontrola, sterowanie i wizualizacja procesem synchronizacji w systemie elektroenergetycznym.
-
Design and implementation principles of FIReWORK ONLINE - the VHDL autogenerator for hardware structures
PublikacjaThe paper presents an aspects of remote autogeneration of hardware structures. The solution is an online application, that is running on the server side and allows to design a particular filters and other selected hardware and generate its structure in the form of VHDL, dedicated to FPGA design environments. The paper also addresses the problem of parameterization of algorithms used to generate the hardware structures and current...
-
Vibration surveillance supported by Hardware-In-the-Loop Simulation in milling flexible workpieces
PublikacjaW artykule przedstawiono nowoczesne podejście do problemu minimalizacji poziomu drgań podczas frezowania szybkościowego elementów podatnych. Do analizy dynamicznej procesu skrawania zastosowano niestacjonarny model opisany we współrzędnych hybrydowych. Na tej podstawie, przy wykorzystaniu energetycznego wskaźnika jakości wyprowadzono opis sygnału sterującego. Sygnał ten jest następnie stosowany do aktywnej redukcji drgań przedmiotu...
-
Hardware Implementation of Real Time Cavity Parameters Identification System
Publikacja -
Hardware-in-the-Loop Simutation of the Synchronization Process of Electric Power Units.
PublikacjaPrzedstawiono nowoczesne urządzenia do badań synchronizatorów automatycznych w warunkach laboratoryjnych. Szczególną uwagę poświęcono systemowi wizualizacji tych urządzeń )przy ich pomocymożliwa jest ciągła kontrola, sterowanie i wizualizacja procesem synchronizacji w systemie elektroenergetycznym.
-
An optimal abstraction model for hardware multithreding in modern processor architectures.
PublikacjaPrzegląd technologii implementacji wątków sprzętowych. Propozycja abstrakcji maszyny wirtualnej SIMD (On-Demand Virtual Single Instruction Multiple Data machine) do optymalnego użycia wątków sprzętowych.
-
Power Hardware-In-the-Loop Approach for Autonomous Power Generation System Analysis
PublikacjaThe article presents the Power Hardware-In-the-Loop (PHIL) dynamic model of a synchronous generator of 125 kVA for autonomous power generation system analysis. This type of system is typically composed of electrical energy sources in the form of several diesel generator units with synchronous machines, the main distribution switchboard and different loads. In modern power distribution systems, the proposed power management strategies...
-
Category-Based Workload Modeling for Hardware Load Prediction in Heterogeneous IaaS Cloud
PublikacjaThe paper presents a method of hardware load prediction using workload models based on application categories and high-level characteristics. Application of the method to the problem of optimization of virtual machine scheduling in a heterogeneous Infrastructure as a Service (IaaS) computing cloud is described.
-
Hardware-Software Implementation of Basic Principles Simulator of Nuclear Reactor Processes
PublikacjaThe paper presents implementation process of basic principle simulators of a nuclear reactor processes. Simulators are based on point-models of processes: kinetics of neutrons, heat generation and exchange, poisoning and burning-up nuclear fuel. Reference simulator was developed in MATLAB/Simulink without taking into account real-time operation. Second simulator was built using the toolbox xPC with hard real-time requirements....
-
Integrating SHECS-based critical sections with hardware SMP scheduler in TLP-CMPs
PublikacjaArtykuł prezentuje koncepcje zintegrowania sekcji krytycznych opartych o układ SHECS (współdzielony jawny cache system) ze sprzętowym menadżerem zadań SMP w zintegrowanych architekturach wieloprocesorowych z wielowątkowością sprzętową (TLP-CMPs). Przedstawione jest porównanie wydajności zintegrowania sekcji krytycznych SHECS z programowym menadżerem zadań SMP względem użycia sprzętowego menadżera zadań SMP. Środowiskiem wykonania...
-
The management methods of the hardware and virtual threads in the integrated multiprocessor shared memory architectures
PublikacjaRozprawa doktorska skupiona jest na problematyce efektywnego zarządzania bezpośredniego wątkami sprzętowymi i jednostkami przetwarzającymi, a również zarządzania pośredniego poprzez wątki wirtualne (zadania współbieżne). Omawia ona dostępne technologie wątków sprzętowych i porządkuje metodologie ich wykorzystania. Główna myślą przewodnią pracy jest stwierdzenie, że synchronizacja i zarządzanie wątkami sprzętowymi oraz wirtualnymi...
-
Hardware implementation of digital image stabilization using optical flow algorithm and FPGA technology
PublikacjaW artykule przedstawiono efektywną procedurę uproszczenia algorytmu przepływu optycznego oraz jego realizację w układzie programowalnym FPGA. Zmodyfikowany algorytm wykorzystuję metodę blokowego dopasowania podobszarów oraz jednowymiarową reprezentację podobszarów. Dodatkowo, funkcja korelacji oparta jest o normę L1. W rezultacie uzyskano zmniejszenie zużytych zasobów kosztem nieznacznej utraty dokładności. Zarówno dokładność,...
-
Skalowalne modele fizyczne wybranych typów siłowni wiatrowych w technologii hardware-in-the-loop
PublikacjaCelem niniejszej rozprawy jest opracowanie adekwatnego programowalnego modelu fizycznego siłowni wiatrowej wykorzystującego urządzenia elektryczne oraz model przetwarzania energii kinetycznej wiatru na energię mechaniczną ruchu obrotowego wirnika generatora. Zaproponowany przez autora model sterowany jest przez regulator prędkości, bazujący jedynie na pomiarach prędkości obrotowej oraz momentu elektromagnetycznego. Monografia stanowi...
-
Performance Assessment of Using Docker for Selected MPI Applications in a Parallel Environment Based on Commodity Hardware
PublikacjaIn the paper, we perform detailed performance analysis of three parallel MPI applications run in a parallel environment based on commodity hardware, using Docker and bare-metal configurations. The testbed applications are representative of the most typical parallel processing paradigms: master–slave, geometric Single Program Multiple Data (SPMD) as well as divide-and-conquer and feature characteristic computational and communication...
-
<title>Hardware emulator of the high-resolution CCD sensor for the Pi of the Sky experiment</title>
Publikacja -
Analysis of Reliability Structures for Fire Signaling Systems in the Field of Fire Safety and Hardware Requirements
Publikacja -
Hardware accelerated implementation of wavelet transform for machine vision in road traffic monitoring system
PublikacjaW artykule został opisany system monitorowania ruchu drogowego wykorzystujący sprzętową implementację transformacji falkowej. System został zaimplementowany za pomocą procesora zrealizowanego w technologii FPGA i małej kamery z układem konwersji analogowo-cyfrowej. System wykorzystuje transformację falkową do detekcji zatorów na skrzyżowaniach. W artykule zostały przedstawione przykładowe rezultaty rozpoznawania zatorów drogowych...
-
Power Hardware In-the-Loop validation of DC-DC power converter for offshore wind energy
Publikacja -
A New, Reconfigurable Circuit Offering Functionality of AND and OR Logic Gates for Use in Algorithms Implemented in Hardware
PublikacjaThe paper presents a programmable (using a 1-bit signal) digital gate that can operate in one of two OR or AND modes. A circuit of this type can also be implemented using conventional logic gates. However, in the case of the proposed circuit, compared to conventional solutions, the advantage is a much smaller number of transistors necessary for its implementation. Circuit is also much faster than its conventional counterpart. The...
-
Optimization of the Hardware Layer for IoT Systems using a Trust Region Method with Adaptive Forward Finite Differences
PublikacjaTrust-region (TR) algorithms represent a popular class of local optimization methods. Owing to straightforward setup and low computational cost, TR routines based on linear models determined using forward finite differences (FD) are often utilized for performance tuning of microwave and antenna components incorporated within the Internet of Things systems. Despite usefulness for design of complex structures, performance of TR methods...
-
FPGA based, DSP board for LLRF 8-Channel SIMCON 3.0 Part I: Hardware
Publikacja -
Sprzętowa i programowa realizacja algorytmu szyfrującego AES = Hardware and software implementation of AES algorithm
PublikacjaW artykule przedstawiono sprzętową i programową realizację algorytmu szyfrującego i deszyfrującego AES. Obydwie implementacje zostały zrealizowane z wykorzystaniem platformy Virtex-II i praktycznie zweryfikowane. Jako kryteria do porównania wybrano: zużycie zasobów, przepustowość i zużycie mocy. Wersja sprzętowa charakteryzuje się 190-krotnie większą przepustowością, 80-krotnie mniejszym zużyciem energii na przetworzenie jednego...
-
Hardware-Software Implementation of a Sensor Network for CityTraffic Monitoring Using the FPGA- and ASIC-Based Sensor Nodes
PublikacjaArtykuł opisuje prototypową sieć sensorową do monitorowania ruchu pojazdów w mieście. Węzły sieci sensorowej, wyposażone w kamerę o niskiej rozdzielczości, obserwują ulice i wykrywają poruszające się obiekty. Detekcja obiektów jest realizowana w oparciu o własny algorytm segmentacji obrazów, wykorzystujący podwójne odejmowanie tła, wykrywanie krawędzi i cieni, działający na dedykowanym systemie mikroelektronicznym typu ''System...
-
Using Statistical Methods to Estimate The Worst Case Response Time of Network Software Running on Indeterministic Hardware Platforms
PublikacjaIn this paper we investigate whether the statistical Worst Case Execution Time (WCET) estimation methods devised for embedded platforms can be successfully applied to find the Worst Case Response Time (WCRT) of a network application running on a complex hardware platform such as a contemporary commercial off-the-shelf (COTS) system. Establishing easy-to-use timing validation techniques is crucial for real-time applications and...
-
Application of Open-Hardware-Based Solutions for Rapid Transition From Stationary to the Remote Teaching Model During Pandemic
PublikacjaWhile research indicates usefulness of remote laboratories in teaching of digital hardware systems, their main application is to complement stationary classes. This work presents a low-cost, scalable architecture that supports rapid transformation of teaching to a model based solely on remote access mechanisms. Background: Adaptation of online laboratory solutions from the literature to en-masse teaching of digital circuits is...
-
Marine autonomous surface ship - control system configuration
PublikacjaThis paper addresses the problem of marine autonomous surface ship (MASS) control. The contribution of the paper is the development of a control system configuration, done assuming fully autonomous MASS operation under distinct operational conditions. The overview of hardware and software selection is included.
-
Verification and Benchmarking in MPA Coprocessor Design Process
PublikacjaThis paper presents verification and benchmarking required for the development of a coprocessor digital circuit for integer multiple-precision arithmetic (MPA). Its code is developed, with the use of very high speed integrated circuit hardware description language (VHDL), as an intellectual property core. Therefore, it can be used by a final user within their own computing system based on field-programmable gate arrays (FPGAs)....
-
<title>Data transmission optical link for LLRF TESLA project part I: hardware structure of OPT0 module</title>
Publikacja -
The development of an underwater telephone for digital communication purposes
PublikacjaThe underwater telephone HTL-10 has been designed to provide voice and data communication between helicopter and submarines using acoustic waves. It works in a half-duplex mode and uses analogue power-efficient modulation in the form of a single side-band, suppressed carrier, in a wide range of frequencies. It generates the transmitted signal, and processes the received signals. It is implemented with the use of digital signal...
-
Programowo-sprzętowa platforma symulacyjna - Hardware In the Loop - zaawansowanego układu sterowania poziomem wody w pionowej wytwornicy pary elektrowni jądrowej
PublikacjaW artykule przedstawiono koncepcję programowo-sprzętowej platformy symulacyjnej wykorzystującej technikę symulacji w pętli sprzętowej HIL (ang. Hardware In The Loop simulation), wykorzystanej dla potrzeb projektowania i weryfikacji w czasie rzeczywistym (ang. Real Time) zaawansowanych algorytmów sterowania poziomem wody w pionowej wytwornicy pary elektrowni jądrowej. Jej głównymi elementami sa: środowisko czasu rzeczywistego Matlab/Simulink...
-
Programowo-sprzętowa platforma symulacyjna - Hardware In the Loop - zaawansowanego układu sterowania poziomem wody w pionowej wytwornicy pary elektrowni jądrowej
PublikacjaW artykule przedstawiono koncepcję programowo-sprzętowej platformy symulacyjnej wykorzystującej technikę symulacji w pętli sprzętowej HIL (ang. Hardware In The Loop simulation), wykorzystanej dla potrzeb projektowania i weryfikacji w czasie rzeczywistym (ang. Real Time) zaawansowanych algorytmów sterowania poziomem wody w pionowej wytwornicy pary elektrowni jądrowej. Jej głównymi elementami są: środowisko czasu rzeczywistego Matlab/Simulink...
-
Towards Cognitive and Perceptive Video Systems
PublikacjaIn this chapter we cover research and development issues related to smart cameras. We discuss challenges, new technologies and algorithms, applications and the evaluation of today’s technologies. We will cover problems related to software, hardware, communication, embedded and distributed systems, multi-modal sensors, privacy and security. We also discuss future trends and market expectations from the customer’s point of view.
-
Network-aware Data Prefetching Optimization of Computations in a Heterogeneous HPC Framework
PublikacjaRapid development of diverse computer architectures and hardware accelerators caused that designing parallel systems faces new problems resulting from their heterogeneity. Our implementation of a parallel system called KernelHive allows to efficiently run applications in a heterogeneous environment consisting of multiple collections of nodes with different types of computing devices. The execution engine of the system is open for...
-
Development of an emulation platform for synchronous machine power generation system using a nonlinear functional level model
PublikacjaThe article presents the Power Hardware in the Loop (PHIL) approach for an autonomous power system analysis based on the synchronous generator model incorporating magnetic saturation effects. The model was prepared in the MATLAB/Simulink environment and then compiled into the C language for the PHIL platform implementation. The 150 kVA bidirectional DC/AC commercial-grade converter was used to emulate the synchronous generator....